[发明专利]基于控制串行传输的LED显示屏恒流驱动芯片有效
申请号: | 201910331160.7 | 申请日: | 2019-04-24 |
公开(公告)号: | CN110288939B | 公开(公告)日: | 2021-04-09 |
发明(设计)人: | 陈章进;李梦杰;邓良;陈旭东;王文磊 | 申请(专利权)人: | 上海大学 |
主分类号: | G09G3/32 | 分类号: | G09G3/32 |
代理公司: | 上海上大专利事务所(普通合伙) 31205 | 代理人: | 陆聪明 |
地址: | 200444*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 控制 串行 传输 led 显示屏 驱动 芯片 | ||
1.一种基于控制串行传输的LED显示屏恒流驱动芯片,其中包括了控制数据移位寄存器(310)、控制数据处理器(320)、列数据移位寄存器(330)、列数据缓存器(340)、列数据输出器(350)、N位恒流源(360)以及电流调节模块(370);其特征在于:
(1)所述控制数据移位寄存器(310),输入为控制数据串行输入(SCI,43),输出为控制数据串行输出(SCO,42);
(2)所述控制数据处理器(320),输入为来自控制数据移位寄存器(310)并行输出的控制串行数据(SC_data,43)、来自于控制数据移位寄存器输出的片选地址数据(addr,46),输出为命中信号(Hit,44)、控制命令(Ctrl_cmd,49)以及输出至控制数据移位寄存器中的片选地址输出数据(addr_n,47);
(3)所述列数据移位寄存器(330),输入为列数据串行输入(SDI,21),输出为列数据串行输出(SDO,22);
(4)所述的列数据缓存器(340),输入为从列数据移位寄存器并行输出的串行数据(S_data,27)情况输出为列数据(Col_data,26);
(5)所述列数据输出器(350),输入为列数据(Col_data,26),输出为用于恒流驱动的列数据输出;
(6)所述控制数据处理器(320),由一个控制数据缓存单元(321)、与门(322)、多路选通器(323)以及一个加“1”加法器(324)组成;由片选地址数据(addr,46)以及缓存使能信号(Latch_en,45)经过与门后,输出命中信号(Hit,44);多路选通器(323)在缓存使能信号(Latch_en,45)的选择控制下,选择片选地址数据(addr,46)或是片选地址数据加一后的数据作为片选地址输出数据(addr_n,47);控制命令数据(Ctrl_cmd,49)由控制数据缓存单元的相应位置进行输出;
(7)所述控制数据移位寄存器(310)、控制数据处理器(320)中的控制数据缓存单元(321)、列数据移位寄存器(330)以及列数据缓存器(340)具有同一全局同步时钟(CLK,41);
(8)所述全局同步时钟(CLK,41),不仅用于数据的移位,同时也还具有同步时钟的功能。
2.根据权利要求1所述基于控制串行传输的LED显示屏恒流驱动芯片,其特征在于:所述的控制数据移位寄存器(310)是一种数据串入并出的移位寄存器;它是由共用同一个全局同步时钟(CLK,41)的N个寄存器组成;第一个寄存器的输入数据为控制数据串行输入(SCI,43),输出接入到第二个寄存器的输入端;第二个寄存器的输出端接入到第三个寄存器的输出端;以此类推,最后一个寄存器的输出作为控制数据串行输出(SCO,42);控制数据移位寄存器的输出按照第一个寄存器的输出为最低位,最后一个寄存器的输出为最高位,构成控制串行数据(SC_data,43);当串行移位时钟(CLK,41)处于时钟上升沿时,控制数据串行输入(SCI,43)将移入控制数据移位寄存器(310)中。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海大学,未经上海大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910331160.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:显示设备
- 下一篇:显示装置及其操作方法