[发明专利]一种用于芯片使能控制的输入接口电路有效
申请号: | 201910333984.8 | 申请日: | 2019-04-24 |
公开(公告)号: | CN110071714B | 公开(公告)日: | 2020-06-30 |
发明(设计)人: | 李泽宏;胡任任;洪至超;仪梦帅;杨尚翰;杨耀杰 | 申请(专利权)人: | 电子科技大学 |
主分类号: | H03K19/003 | 分类号: | H03K19/003;H03K19/0185;H03K19/20 |
代理公司: | 成都点睛专利代理事务所(普通合伙) 51232 | 代理人: | 葛启函 |
地址: | 611731 四川省成*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 用于 芯片 控制 输入 接口 电路 | ||
1.一种用于芯片使能控制的输入接口电路,其特征在于,包括迟滞电路和脉冲滤波电路,所述迟滞电路的输入端连接所述输入接口电路的输入信号,其输出端连接脉冲滤波电路的输入端,用于滤除所述输入接口电路的输入信号中的噪声信号;
所述脉冲滤波电路包括第一电流源、第二电流源、第一电容、第二电容、第一反相器、第二反相器、第三反相器、第四反相器、第一缓冲器、第二缓冲器、第一或非门、第二或非门、第三或非门、与门、第一NMOS管、第二NMOS管、第一PMOS管和第二PMOS管,
第一反相器的输入端作为所述脉冲滤波电路的输入端,其输出端连接第一PMOS管、第一NMOS管、第二PMOS管和第二NMOS管的栅极以及与门的第一输入端和第三或非门的第一输入端;
第一PMOS管的源极连接电源电压,其漏极连接第一NMOS管的漏极和第二反相器的输入端并通过第一电容后接地;
第一NMOS管的源极通过第一电流源后接地;
第一缓冲器的输入端连接第二反相器的输出端,其输出端连接与门的第二输入端;
第二PMOS管的源极通过第二电流源后连接电源电压,其漏极连接第二NMOS管的漏极和第三反相器的输入端并通过第二电容后接地;
第二NMOS管的源极接地;
第二缓冲器的输入端连接第三反相器的输出端,其输出端连接第三或非门的第二输入端;
第一或非门的第一输入端连接与门的输出端,其第二输入端连接第二或非门的输出端和第四反相器的输入端,其输出端连接第二或非门的第一输入端;
第二或非门的第二输入端连接第三或非门的输出端;
第四反相器的输出端输出所述输入接口电路的输出信号。
2.根据权利要求1所述的用于芯片使能控制的输入接口电路,其特征在于,所述迟滞电路包括第三NMOS管、第四NMOS管、第五NMOS管、第六NMOS管、第三PMOS管、第四PMOS管、第五PMOS管、第六PMOS管、第一电阻、第二电阻、第一二极管和第二二极管;
第二二极管的阴极连接第一二极管的阳极和所述迟滞电路的输入端并通过第一电阻和第二电阻的串联结构后接地,其阳极连接第四NMOS管、第五NMOS管和第六NMOS管的源极并接地;
第三PMOS管的栅极连接第五PMOS管、第三NMOS管和第五NMOS管的栅极以及第一电阻和第二电阻的串联点,其源极连接第一二极管的阴极、第四PMOS管和第六PMOS管的源极并连接电源电压,其漏极连接第四PMOS管的漏极和第五PMOS管的源极;
第三NMOS管的漏极连接第五PMOS管的漏极以及第六PMOS管和第四NMOS管的栅极,其源极连接第五NMOS管和第六NMOS管的漏极;
第四PMOS管的栅极连接第六NMOS管的栅极、第六PMOS管和第四NMOS管的漏极以及所述迟滞电路的输出端。
3.根据权利要求1或2所述的用于芯片使能控制的输入接口电路,其特征在于,所述第一缓冲器包括两个级联的反相器,所述第二缓冲器包括两个级联的反相器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910333984.8/1.html,转载请声明来源钻瓜专利网。