[发明专利]高速电路及产生低干扰差分迹线的方法在审
申请号: | 201910396973.4 | 申请日: | 2019-05-14 |
公开(公告)号: | CN111654969A | 公开(公告)日: | 2020-09-11 |
发明(设计)人: | 李政宪 | 申请(专利权)人: | 广达电脑股份有限公司 |
主分类号: | H05K1/02 | 分类号: | H05K1/02 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 陈小雯 |
地址: | 中国台*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 高速 电路 产生 干扰 差分迹线 方法 | ||
1.一种高速电路,其特征在于,该高速电路包括:
印刷电路板,具有一第一表面;
一对的第一差分信号迹线和第二差分信号迹线,位于该印刷电路板的该第一表面;该第一差分信号迹线和该第二差分信号迹线传输一电信号;
部分回路,延伸通过该印刷电路板,该部分回路包含位于该第一差分信号迹线和该第二差分信号迹线下方的第一端槽和第二端槽及实质上平行于该第一差分信号迹线和该第二差分信号迹线的一对的侧槽;
固定构件,将该印刷电路板连接至由该第一端槽、该第二端槽及该二侧槽形成的分隔区,该固定构件在该第一端槽与该第二端槽中的一者中或在该二侧槽中形成一间隙;
其中,该二侧槽的长度和该间隙的长度选定以降低来自该电信号的目标频率。
2.如权利要求1所述的高速电路,其中该二侧槽具有相同的形状。
3.如权利要求1所述的高速电路,其中该二侧槽的长度和该间隙的长度被决定于:
其中,该二侧槽的长度为Lpath,该间隙的长度为Lgap,TD为一差分信号在该第一差分信号迹线和该第二差分信号迹线中传输的每毫英寸(mil)长度的时间延迟,f为目标频率,且K1和K2为比例系数。
4.如权利要求3所述的高速电路,其中该间隙的长度和该二侧槽的长度被限制于:
5.如权利要求1所述的高速电路,其中该固定构件位于该二侧槽中的一者的中间。
6.如权利要求1所述的高速电路,其中该目标频率取决于该第一差分信号迹线和该第二差分信号迹线上传输的该电信号的一迹线数据速率。
7.一种产生一低干扰差分迹线的方法,该方法包括:
在印刷电路板的第一表面上形成第一差分信号迹线和第二差分信号迹线;
选定该印刷电路板上的部分回路的路径长度和间隙长度,以减少来自由该第一差分信号迹线和该第二差分信号迹线传输的信号的目标频率;
在该第一差分信号迹线和该第二差分信号迹线下方形成第一端槽和第二端槽,该第一端槽和该第二端槽以选定出的该路径长度分离;
形成连接该第一端槽和该第二端槽的一对的侧槽;以及
形成固定构件,以在该第一端槽和该第二端槽中的一者中或在该二侧槽中的一者中形成间隙,该间隙的长度为选定出的该间隙长度。
8.如权利要求7所述的方法,其中该二侧槽具有相同的形状。
9.如权利要求7所述的方法,其中该二侧槽的长度和该间隙的长度被决定于:
其中,该二侧槽的长度为Lpath,该间隙的长度为Lgap,TD为差分信号在该第一差分信号迹线和该第二差分信号迹线中传输的每毫英寸(mil)长度的时间延迟,f为目标频率,且K1和K2为比例系数。
10.如权利要求9所述的方法,其中该间隙的长度和该二侧槽的长度受限于:
11.如权利要求7所述的方法,其中该固定构件位于该二侧槽中的一者的中间。
12.如权利要求7所述的方法,其中该目标频率取决于该第一差分信号迹线和该第二差分信号迹线上传输的该电信号的迹线数据速率。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广达电脑股份有限公司,未经广达电脑股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910396973.4/1.html,转载请声明来源钻瓜专利网。