[发明专利]多个独立的串行链接存储器在审
申请号: | 201910406571.8 | 申请日: | 2006-09-29 |
公开(公告)号: | CN110096469A | 公开(公告)日: | 2019-08-06 |
发明(设计)人: | 金镇祺;潘弘柏 | 申请(专利权)人: | 考文森智财管理公司 |
主分类号: | G06F13/42 | 分类号: | G06F13/42;G11C5/06;G11C7/10 |
代理公司: | 北京泛华伟业知识产权代理有限公司 11280 | 代理人: | 王勇 |
地址: | 加拿大安大*** | 国省代码: | 加拿大;CA |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 链接 闪烁存储器 存储体 串行数据链接接口 半导体存储器 控制数据传输 存储器设备 回波信号线 存储器 串行链接 串行数据 串行通信 菊花链 级联 配置 虚拟 | ||
1.一种非易失性存储器设备,包括:
多个存储体,每个存储体包括多个页面,每个页面包括多个非易失性存储单元;
第一输入,其被配置为接收时钟信号;
第二输入,其被配置为接收芯片选择信号;
至少一个公共数据接口,其被配置为当所述芯片选择信号处于活动逻辑状态时传输命令数据、地址数据、写数据、读数据中的至少之一,其中所述命令数据、地址数据、写数据、读数据中的至少之一与所述时钟信号的上升沿和下降沿同步传输;
控制电路,其被配置为执行并发的存储器操作,包括配置为在第一存储体上执行的第一存储器操作和配置为在第二存储体上执行的第二存储器操作;以及
状态寄存器,其被配置为指示所述非易失性存储器设备的状态。
2.根据权利要求1所述的非易失性存储器设备,其中,所述第一存储器操作是编程操作,以及所述第二存储器操作是读操作。
3.根据权利要求1所述的非易失性存储器设备,其中,所述第一存储器操作是编程操作,以及所述第二存储器操作是擦除操作。
4.根据权利要求1所述的非易失性存储器设备,其中,所述第一存储器操作是擦除操作,以及所述第二存储器操作是读操作。
5.根据权利要求1所述的非易失性存储器设备,其中,所述第一存储器操作和所述第二存储器操作都是编程操作。
6.根据权利要求1所述的非易失性存储器设备,其中,所述第一存储器操作和所述第二存储器操作都是擦除操作。
7.根据权利要求1所述的非易失性存储器设备,其中,所述地址数据包括存储体地址信息。
8.根据权利要求1所述的非易失性存储器设备,其中,所述公共数据接口被配置为单比特数据接口。
9.根据权利要求1所述的非易失性存储器设备,其中,所述公共数据接口被配置为多比特数据接口。
10.根据权利要求1所述的非易失性存储器设备,其中,所述状态寄存器被配置为当所述第一存储器操作和所述第二存储器操作中的至少一个在进行中时指示忙碌状态。
11.根据权利要求1所述的非易失性存储器设备,还包括纠错电路,其被配置为纠正从写数据或读数据中检测到的错误。
12.根据权利要求1所述的非易失性存储器设备,还包括临时数据寄存器,其被配置为临时存储写数据和读数据。
13.根据权利要求1所述的非易失性存储器设备,还包括第三输入,其被配置为接收复位信号,用于复位所述非易失性存储器设备。
14.根据权利要求1所述的非易失性存储器设备,其中,所述多个非易失性存储单元中的每个包括NAND型闪烁存储单元。
15.根据权利要求1所述的非易失性存储器设备,其中,所述多个非易失性存储单元中的每个包括NOR型闪烁存储单元。
16.一种操作非易失性存储器设备的方法,该非易失性存储器设备包括多个存储体,所述方法包括:
经由多个公共数据接口中的任意一个传输多个数据流,其中每个数据流包括命令数据、地址数据、写数据、读数据中的至少之一;
确定与第一数据流关联的存储体和与第二数据流关联的存储体;
并发地执行在所述第一存储体上的第一存储器操作和在所述第二存储体上的第二存储器操作;以及
更新状态寄存器,该状态寄存器被配置为指示所述非易失性存储器设备的状态。
17.根据权利要求16所述的方法,其中,所述第一存储器操作是编程操作,以及所述第二存储器操作是读操作。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于考文森智财管理公司,未经考文森智财管理公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910406571.8/1.html,转载请声明来源钻瓜专利网。