[发明专利]用于图形处理的间接命令缓冲区有效
申请号: | 201910420574.7 | 申请日: | 2019-05-21 |
公开(公告)号: | CN110515657B | 公开(公告)日: | 2023-10-10 |
发明(设计)人: | M·因布罗格诺;M·瓦力恩特 | 申请(专利权)人: | 苹果公司 |
主分类号: | G06F9/30 | 分类号: | G06F9/30;G06T1/20 |
代理公司: | 中国贸促会专利商标事务所有限公司 11038 | 代理人: | 邹丹 |
地址: | 美国加*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 图形 处理 间接 命令 缓冲区 | ||
1.一种非暂态程序存储设备,所述非暂态程序存储设备能够被处理器读取并且包括存储在其上的指令,所述指令用于使得所述处理器:
创建被配置用于由图形处理器编码到的间接命令缓冲区;
在命令缓冲区内编码引用所述间接命令缓冲区的第一命令,其中所述第一命令将由所述图形处理器执行并且使得所述图形处理器在所述间接命令缓冲区内编码一组命令;
在所述命令缓冲区内编码将由所述图形处理器执行的第二命令,其中所述第二命令的执行使得执行在所述间接命令缓冲区内编码的所述一组命令;以及
提交包括所述第一命令和所述第二命令的所述命令缓冲区用于在所述图形处理器上执行,其中所述处理器在提交所述命令缓冲区用于执行之后不进一步将命令编码到所述命令缓冲区中。
2.根据权利要求1所述的非暂态程序存储设备,其中所述处理器是通用处理器。
3.根据权利要求1所述的非暂态程序存储设备,其中所述间接命令缓冲区被配置为允许编码具有不同基元类型的所述一组命令中的命令。
4.根据权利要求1所述的非暂态程序存储设备,其中所述间接命令缓冲区被配置为允许编码具有不同绘制类型的所述一组命令中的命令。
5.根据权利要求1所述的非暂态程序存储设备,其中所述指令进一步使得所述处理器:
在第二命令缓冲区内编码触发由所述图形处理器重新执行在所述间接命令缓冲区内编码的所述一组命令的第三命令;以及
提交包括所述第三命令的所述第二命令缓冲区用于在所述图形处理器上执行,其中所述处理器在提交所述第二命令缓冲区用于执行之后不将命令编码到所述第二命令缓冲区中。
6.根据权利要求1所述的非暂态程序存储设备,其中所述指令进一步使得所述处理器:
在所述命令缓冲区内编码触发所述图形处理器删除所述间接命令缓冲区内的所述一组命令的重置命令;
在所述命令缓冲区内编码引用所述间接命令缓冲区的第三命令,其中所述第三命令触发在所述图形处理器上执行在所述间接命令缓冲区内编码第二组命令的第三操作;以及
在所述命令缓冲区内编码触发在所述图形处理器上执行第四操作的第四命令,所述第四操作执行所述间接命令缓冲区内的所述第二组命令。
7.根据权利要求1所述的非暂态程序存储设备,其中所述指令进一步使得所述处理器:
在所述命令缓冲区内编码用于触发所述图形处理器执行优化操作的优化命令,所述优化操作移除所述一组命令中的多个命令上冗余的状态设置。
8.根据权利要求1所述的非暂态程序存储设备,其中所述指令进一步使得所述处理器:
在所述命令缓冲区内编码用于触发所述图形处理器执行存储器压缩操作的优化命令,所述存储器压缩操作将所述一组命令移动到所述间接命令缓冲区的前部并且将未编码的面片移动到所述间接命令缓冲区的后部。
9.根据权利要求1所述的非暂态程序存储设备,其中所述指令进一步使得所述处理器:
在所述命令缓冲区内编码用于触发所述图形处理器执行将所述间接命令缓冲区内的命令复制到目标间接命令缓冲区的复制操作的复制命令。
10.一种系统,包括:
存储器;和
处理器,所述处理器能够操作以与所述存储器交互,并且被配置为:
创建被配置用于在后来的时间点由图形处理器编码到的间接命令缓冲区;
在命令缓冲区内编码引用所述间接命令缓冲区的生成命令,其中所述生成命令使得在所述图形处理器上执行在所述间接命令缓冲区内编码一组命令的第一操作;
在所述命令缓冲区中编码使得在所述图形处理器上执行第二操作的消耗命令,所述第二操作执行在所述间接命令缓冲区内编码的所述一组命令;以及
提交包括所述生成命令和所述消耗命令的所述命令缓冲区用于在所述图形处理器上执行,其中当所述命令缓冲区被提交用于执行时,所述间接命令缓冲区不被填充以任何命令。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苹果公司,未经苹果公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910420574.7/1.html,转载请声明来源钻瓜专利网。