[发明专利]鲁棒且高效的多处理器-协处理器接口在审
申请号: | 201910457272.7 | 申请日: | 2019-05-29 |
公开(公告)号: | CN110858387A | 公开(公告)日: | 2020-03-03 |
发明(设计)人: | R·巴比奇;J·伯吉斯;J·肖凯特;T·卡拉斯;S·莱内;I·利亚马斯;G·穆特乐;W·P·纽霍尔 | 申请(专利权)人: | 辉达公司 |
主分类号: | G06T1/20 | 分类号: | G06T1/20;G06T15/06;G06T15/50;G06T15/60 |
代理公司: | 北京市磐华律师事务所 11336 | 代理人: | 高伟;娄晓丹 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 高效 处理器 接口 | ||
1.一种由多处理器执行以在通信地耦合的协处理器上执行操作的方法,所述方法包括:
建立与所述协处理器的连接;
发出多个写入指令,以将所述操作的输入数据写入协处理器可访问的存储位置;
发出操作指令,以使所述协处理器使用所述输入数据执行所述操作;
发出多个读取指令,以从协处理器可访问的存储位置读取所述操作的结果数据到多处理器可访问的存储位置;以及
关闭所述连接。
2.根据权利要求1所述的方法,还包括阻塞,直到所述建立连接完成为止。
3.根据权利要求2所述的方法,其中直到建立连接完成为止的所述阻塞是仅阻塞所述建立和所述关闭之间的指令。
4.根据权利要求2所述的方法,还包括:
在所述关闭之后,等待所述结果数据被写入一个或更多个所述多处理器可访问的存储位置;以及
在所述等待之后,在多处理器可访问的存储位置中消耗所述结果数据。
5.根据权利要求4所述的方法,还包括在所述关闭和所述等待所述结果数据被写入之间的一个或更多个其他指令。
6.根据权利要求5所述的方法,其中,所述一个或更多个其他指令包括至少另一指令序列,所述另一指令序列包括建立到所述协处理器的第二连接的指令和关闭所述第二连接的指令。
7.根据权利要求4所述的方法,其中所述等待包括在记分板上等待。
8.根据权利要求1所述的方法,其中所述操作指令是所述多个写入指令和所述多个读取指令之间的唯一处理指令。
9.根据权利要求8所述的方法,其中所述操作指令包括从能够在所述协处理器上执行的多个操作之中立即识别所述操作。
10.根据权利要求8所述的方法,其中所述操作指令不包括任何操作数。
11.根据权利要求2所述的方法,还包括:发出宏起始指令,其中所述宏起始指令使得预定数量的指令要在所述宏起始指令之后执行而不干预抢占。
12.根据权利要求11所述的方法,其中,基于所述宏起始指令的操作数来确定所述预定数量。
13.根据权利要求11所述的方法,其中所述宏起始指令使得针对预定数量的后续指令禁用中断。
14.根据权利要求11所述的方法,其中所述宏起始指令包括所述阻塞,直到所述建立连接完成为止。
15.根据权利要求1所述的方法,其中所述操作使所述协处理器执行多个子操作,并且其中所述方法还包括一个或更多个所述多处理器可访问的存储位置以时间交错的方式从所述子操作中的各个子操作接收数据。
16.根据权利要求1所述的方法,其中所述输入数据从所述多处理器中的寄存器写入所述协处理器的本地存储器。
17.一种系统,包括多处理器和通信地耦合的协处理器,其中所述多处理器被配置为:
建立与所述协处理器的连接;
发出多个写入指令,以将所述操作的输入数据写入协处理器可访问的存储位置;
发出操作指令,以使所述协处理器执行所述操作;
发出多个读取指令,以从协处理器可访问的存储位置读取所述操作的结果数据到多处理器可访问的存储位置;以及
关闭所述连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于辉达公司,未经辉达公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910457272.7/1.html,转载请声明来源钻瓜专利网。