[发明专利]具有存储器尺寸的非易失性存储器设备有效
申请号: | 201910460332.0 | 申请日: | 2016-02-25 |
公开(公告)号: | CN110265070B | 公开(公告)日: | 2023-05-23 |
发明(设计)人: | F·塔耶;M·巴蒂斯塔 | 申请(专利权)人: | 意法半导体(鲁塞)公司 |
主分类号: | G11C5/06 | 分类号: | G11C5/06;G11C7/10;G11C8/12 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 王茂华;闫昊 |
地址: | 法国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 具有 存储器 尺寸 非易失性存储器 设备 | ||
1. 一种非易失性存储器设备,包括:
第一存储器芯片,具有多个非易失性存储器单元和多个外部连接,所述外部连接包括芯片选择输入、串行数据输入、串行时钟输入和串行数据输出;和
第二存储器芯片,具有多个非易失性存储器单元和多个外部连接,所述外部连接包括:耦合到所述第一存储器芯片的芯片选择输入的芯片选择输入、耦合到所述第一存储器芯片的所述串行数据输入的串行数据输入、耦合到所述第一存储器芯片的所述串行时钟输入的串联时钟输入、以及耦合到所述第一存储器芯片的所述串行数据输出的串行数据输出,
其中所述第一存储器芯片和第二存储器芯片各自包括个体状态寄存器和管脚,所述个体状态寄存器被配置为存储个体状态字,其中所述管脚的逻辑状态结合状态级存储器写禁用位决定所述个体状态寄存器中的写入,所述状态级存储器写禁用位使得可以限定所述个体状态寄存器是否被写保护。
2.根据权利要求1所述的设备,其中所述第一存储器芯片和所述第二存储器芯片各自包括个体控制器,所述个体控制器被配置为使得存储器访问命令根据所述命令的内容被执行或不被执行。
3.根据权利要求1所述的设备,其中所述个体状态字对于所述第一存储器芯片和所述第二存储器芯片是相同的。
4.根据权利要求1所述的设备,其中所述第一存储器芯片和所述第二存储器芯片各自包括个体写使能锁存电路,所述个体写使能锁存电路具有第一状态和第二状态,在所述第一状态中,所述个体写使能锁存电路存储与写使能相对应的第一逻辑值,在所述第二状态中,所述个体写使能锁存电路存储与写禁用相对应的第二逻辑值。
5.根据权利要求1所述的设备,其中所述第一存储器芯片还包括用于确定是否响应于在所述芯片选择输入处接收的芯片选择信号的装置,并且所述第二存储器芯片还包括用于确定是否响应于在所述芯片选择输入处接收的芯片选择信号的装置。
6.根据权利要求1所述的设备,其中所述第一存储器芯片和所述第二存储器芯片各自包括相应的写使能锁存器,所述第一存储器芯片在所述相应的写使能锁存器中存储第一值,并且所述第二存储器芯片在所述相应的写使能锁存器中存储第二值,所述第一值与所述第二值不同。
7.根据权利要求1所述的设备,其中所述第一存储器芯片和所述第二存储器芯片各自具有4兆比特的个体存储器容量。
8. 根据权利要求1所述的设备,还包括:
第三存储器芯片,具有多个非易失性存储器单元和多个外部连接,所述外部连接包括:耦合到所述第一存储器芯片的芯片选择输入的芯片选择输入、耦合到所述第一存储器芯片的串行数据输入的串行数据输入、耦合到所述第一存储器芯片的串行时钟输入的串行时钟输入、以及耦合到所述第一存储器芯片的数据输出的串行数据输出;和
第四存储器芯片,具有多个非易失性存储器单元和多个外部连接,所述外部连接包括:耦合到所述第一存储器芯片的芯片选择输入的芯片选择输入、耦合到所述第一存储器芯片的串行数据输入的串行数据输入、耦合到所述第一存储器芯片的串行时钟输入的串联时钟输入、以及耦合到所述第一存储器芯片的串行数据输出的串行数据输出。
9.根据权利要求1所述的设备,其中所述第一存储器芯片和所述第二存储器芯片被包封在单个封装中。
10.根据权利要求9所述的设备,其中所述第一存储器芯片和所述第二存储器芯片被堆叠。
11.根据权利要求1所述的设备,其中所述第一存储器芯片和所述第二存储器芯片是EEPROM设备。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于意法半导体(鲁塞)公司,未经意法半导体(鲁塞)公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910460332.0/1.html,转载请声明来源钻瓜专利网。