[发明专利]一种像素电路及其驱动方法和显示面板有效
申请号: | 201910465632.8 | 申请日: | 2019-05-30 |
公开(公告)号: | CN110136642B | 公开(公告)日: | 2021-02-02 |
发明(设计)人: | 何泽尚 | 申请(专利权)人: | 上海天马微电子有限公司 |
主分类号: | G09G3/32 | 分类号: | G09G3/32 |
代理公司: | 北京品源专利代理有限公司 11332 | 代理人: | 孟金喆 |
地址: | 201201 上海*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 像素 电路 及其 驱动 方法 显示 面板 | ||
1.一种像素电路,其特征在于,包括数据电压写入模块、存储模块、放电模块、比较模块、驱动模块和发光模块;
所述数据电压写入模块与所述存储模块电连接,所述数据电压写入模块用于将数据电压传输至所述存储模块,所述存储模块用于存储所述数据电压;
所述放电模块与所述存储模块电连接,所述放电模块用于对所述存储模块进行放电;
所述比较模块包括第一输入端、第二输入端和输出端,所述第一输入端与所述存储模块和所述放电模块的公共端电连接,所述第二输入端用于输入参考电压,所述比较模块的输出端与所述驱动模块的控制端电连接;
所述驱动模块与所述发光模块电连接,所述驱动模块用于根据所述比较模块输出端输出的电压驱动所述发光模块发光;
所述放电模块包括依次串联的第三晶体管、第一电阻和第二电容,所述第三晶体管的栅极作为所述放电模块的控制端与所述像素电路的放电控制信号输入端电连接,所述第三晶体管的第一极作为所述放电模块的第一端与所述存储模块的第一端电连接,所述第三晶体管的第二极与所述第一电阻的第一端电连接,所述第一电阻的第二端与所述第二电容的第一端电连接,所述第二电容的第二端作为所述放电模块的第二端与所述像素电路的第二电压信号输入端电连接;
所述像素电路还包括初始化模块,所述初始化模块与所述第一电阻的第一端电连接,用于对所述第一电阻第一端的电位进行初始化;所述初始化模块包括第四晶体管,所述第四晶体管的栅极与所述像素电路的第一扫描信号输入端电连接,所述第四晶体管的第一极与所述像素电路的初始化电压输入端电连接,所述第四晶体管的第二极与所述第三晶体管的第二极电连接;
其中,所述参考电压为固定电压值;所述发光模块为无机发光二极管。
2.根据权利要求1所述的像素电路,其特征在于,所述比较模块的输出端输出的电压包括第一电压和第二电压,当所述比较模块的输出端输出所述第一电压时,所述驱动模块导通,当所述比较模块的输出端输出所述第二电压时,所述驱动模块关断。
3.根据权利要求1所述的像素电路,其特征在于,所述数据电压写入模块包括第一晶体管、所述存储模块包括第一电容,所述驱动模块包括第二晶体管;
其中,所述第一晶体管的栅极与所述像素电路的第一扫描信号输入端电连接,所述第一晶体管的第一极与所述像素电路的数据电压输入端电连接,所述第一晶体管的第二极与所述第一电容的第一端电连接;
所述第一电容的第一端还与所述放电模块的第一端电连接,所述第一电容的第二端与所述像素电路的第一电压信号输入端电连接,所述放电模块的第二端与所述像素电路的第二电压信号输入端电连接,所述放电模块的控制端与所述像素电路的放电控制信号输入端电连接;
所述比较模块的第一输入端与所述第一电容的第一端电连接,所述比较模块的输出端与所述第二晶体管的栅极电连接,所述第二晶体管的第一极与所述像素电路的第三电压信号输入端电连接,所述第二晶体管的第二极与所述发光模块的一端电连接,所述发光模块的另一端与所述像素电路的第二电压信号输入端电连接。
4.根据权利要求3所述的像素电路,其特征在于,所述第一电压信号输入端和所述第三电压信号输入端电连接。
5.根据权利要求1所述的像素电路,其特征在于,还包括第五晶体管,所述第五晶体管的栅极与所述像素电路的放电控制信号输入端电连接,所述第五晶体管的第一极与所述存储模块的第一端电连接,所述第五晶体管的第二极与所述比较模块的第一输入端电连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海天马微电子有限公司,未经上海天马微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910465632.8/1.html,转载请声明来源钻瓜专利网。