[发明专利]时序控制器及时序控制板有效
申请号: | 201910483112.X | 申请日: | 2019-06-04 |
公开(公告)号: | CN110164394B | 公开(公告)日: | 2021-08-06 |
发明(设计)人: | 谢剑军;何冠贤 | 申请(专利权)人: | TCL华星光电技术有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36 |
代理公司: | 深圳翼盛智成知识产权事务所(普通合伙) 44300 | 代理人: | 黄威 |
地址: | 518132 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 时序 控制器 控制板 | ||
本揭示提供一种时序控制器及时序控制板。所述时序控制器包括微控制单元、内集成电路从单元以及串行外设接口主单元。所述微控制单元用以控制所述内集成电路从单元与所述串行外设接口主单元之间的数据转换,并用以在接到所述内集成电路主单元对所述串行外设接口从单元的写入指令时,先对所述串行外设接口从单元发送扇区擦除指令、写使能后才发送写入指令,并于写入完成后进行数据校验。
【技术领域】
本揭示涉及显示技术领域,特别涉及一种时序控制器及时序控制板。
【背景技术】
在液晶电视面板显示行业中,由于部分电源管理芯片(Power Manage IntegralChip,PMIC)中不存在非易失性存储器件,而是将PMIC中配置寄存器的数据存储在外部的闪存(Flash Memory)中并透过内集成电路(Inter-Integrated Circuit,I2C)总线转串行外设接口(Serial Peripheral Interface,SPI)总线进行存取。
目前一般通用的I2C总线转SPI总线接口,在具体的操作过程中,需要根据闪存的读写特性进行适配。对闪存执行一个扇区(sector)的写入数据操作时,需要分别发送具体的闪存写使能(write enable)、扇区擦除(sector erasing)、忙位(busy bit)检测、包含闪存地址信息的写入指令等,且一般需要加入具体的闪存物理地址信息,操作流程较为复杂,容易出错。
故,有需要提供一种时序控制器及时序控制板,以解决现有技术存在的问题。
【发明内容】
为解决上述技术问题,本揭示的一目的在于提供一种时序控制器及时序控制板,可以具备一定的灵活性和可扩展性,简化了内集成电路单元的指令操作。
为达成上述目的,本揭示提供一种时序控制器,包括微控制单元、内集成电路从单元以及串行外设接口主单元。所述微控制单元用以执行以下作用:
控制所述内集成电路从单元与外部的内集成电路主单元进行通讯;
控制所述串行外设接口主单元与外部的串行外设接口从单元进行通讯;以及
控制所述内集成电路从单元与所述串行外设接口主单元之间的数据转换。
其中,所述微控制单元用以接到所述内集成电路主单元对所述串行外设接口从单元的写入指令时,先对所述串行外设接口从单元发送扇区擦除指令、写使能后才发送写入指令,并于写入完成后进行数据校验。
于本揭示其中的一实施例中,所述的内集成电路主单元位于电源管理芯片之中。
于本揭示其中的一实施例中,所述的串行外设接口从单元位于闪存单元之中。所述闪存单元包含多个储存扇区。所述储存扇区具有各自的物理地址。
于本揭示其中的一实施例中,所述的电源管理芯片用以透过所述内集成电路主单元与所述时序控制器的所述内集成电路从单元通讯,以读取储存于所述闪存单元中的数据。
于本揭示其中的一实施例中,所述的微控制单元于接到所述内集成电路主单元对所述串行外设接口从单元的写入指令后,对所述串行外设接口从单元发送扇区擦除指令前,发送忙位讯息,并于数据校验完成后发送退出忙位讯息。
本揭示还提供一种时序控制板,包括时序控制器、电源管理芯片、以及闪存单元。所述时序控制器包括微控制单元、内集成电路从单元以及串行外设接口主单元。所述微控制单元用以执行以下作用:
控制所述内集成电路从单元与所述电源管理芯片的内集成电路主单元进行通讯;
控制所述串行外设接口主单元与所述闪存单元的串行外设接口从单元进行通讯;以及
控制所述内集成电路从单元与所述串行外设接口主单元之间的数据转换。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于TCL华星光电技术有限公司,未经TCL华星光电技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910483112.X/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种显示驱动电路及显示方法
- 下一篇:驱动电路及驱动方法