[发明专利]一种基于FPGA的SLIP到千兆以太网的转换系统在审
申请号: | 201910507637.2 | 申请日: | 2019-06-12 |
公开(公告)号: | CN110311859A | 公开(公告)日: | 2019-10-08 |
发明(设计)人: | 郑晓锐;路远;杜强;李玲 | 申请(专利权)人: | 深圳市科楠科技开发有限公司 |
主分类号: | H04L12/66 | 分类号: | H04L12/66;H04L29/06;H04L1/00 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 518000 广东省深圳市南山区西丽街道中山园*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 转换系统 以太网 千兆网 电子信息技术 解封装模块 直接转换 专用芯片 解封装 前导码 帧格式 空缺 填补 | ||
1.一种基于FPGA的SLIP到千兆以太网的转换系统,其特征在于,包括括以下模块:SLIP_Deframer模块、MAC Tx模块、GE PHY模块;
其中:
上述SLIP_Deframer模块用于接收SLIP帧格式数据,进行解封装操作;
上述MAC Tx模块用于接收来自SLIP解封装模块的MAC帧,添加前导码和CRC,通过GMII接口发送到GE PHY模块;
上述GE PHY模块用于接收GMII总线上的MAC帧转换为串行的数据流,并发送到SGMII总线上。
2.根据权利要求1所述的一种基于FPGA的SLIP到千兆以太网的转换系统,其特征在于,所述GE PHY模块是FPGA内嵌千兆以太网PHY模块。
3.根据权利要求1所述的一种基于FPGA的SLIP到千兆以太网的转换系统,其特征在于,包括以下步骤:
S1、将SLIP帧数据进行解封装;
S2、将SLIP解封装后的8bitMAC帧添加前导码和CRC;
S3、将GMII总线上的MAC帧转换为串行数据,通过SGMII总线将以太网报文发送到外部PHY芯片。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市科楠科技开发有限公司,未经深圳市科楠科技开发有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910507637.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种发送会话消息的方法与设备
- 下一篇:VXLAN下多链路负载均衡方法及装置