[发明专利]一种基于高速信号切换芯片的数据传输方法、装置及介质在审
申请号: | 201910555038.8 | 申请日: | 2019-06-25 |
公开(公告)号: | CN110377537A | 公开(公告)日: | 2019-10-25 |
发明(设计)人: | 吕孟桓 | 申请(专利权)人: | 苏州浪潮智能科技有限公司 |
主分类号: | G06F13/12 | 分类号: | G06F13/12;G06F15/173 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 郄晨芳 |
地址: | 215100 江苏省苏州市吴*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 高速信号 芯片 传输路径 数据传输 待传输数据 芯片接口 数据传输效率 通信连接关系 物理连接关系 传输条件 存储介质 通信规则 同一处理 预设 传输 申请 | ||
1.一种基于高速信号切换芯片的数据传输方法,其特征在于,包括:
获取预先与目标高速信号切换芯片设置有物理连接关系的高速信号切换芯片的芯片接口和CPU的CPU接口;其中,所述高速信号切换芯片和所述CPU属于同一处理端;
按照预设通信规则在所述目标高速信号切换芯片中设置所述芯片接口和所述CPU接口的通信连接关系,得到传输路径;
当存在满足所述传输路径的传输条件的待传输数据时,利用所述传输路径传输所述待传输数据。
2.根据权利要求1所述的方法,其特征在于,在所述当存在满足所述传输路径的传输条件的待传输数据时,利用所述传输路径传输所述待传输数据之后,进一步包括:
记录预设时间段内利用所述传输路径传输所述待传输数据的次数。
3.根据权利要求1所述的方法,其特征在于,所述获取预先与目标高速信号切换芯片设置有物理连接关系的高速信号切换芯片的芯片接口和CPU的CPU接口具体为:
获取预先与所述目标高速信号切换芯片设置有物理连接关系的所述高速信号切换芯片的多个芯片接口和所述CPU的多个CPU接口;
对应的,所述按照预设通信规则在所述目标高速信号切换芯片中设置所述芯片接口和所述CPU接口的通信连接关系,得到传输路径的过程,具体包括:
根据所述芯片接口和所述CPU接口的对应关系,按照所述预设通信规则在所述目标高速信号切换芯片中设置多个所述芯片接口和多个所述CPU接口的通信连接关系,得到多条所述传输路径。
4.根据权利要求1所述的方法,其特征在于,所述高速信号切换芯片的芯片接口数量和所述CPU的CPU接口数量均为两个。
5.根据权利要求1至4任一项所述的方法,其特征在于,所述当存在满足所述传输路径的传输条件的待传输数据时,利用所述传输路径传输所述待传输数据的过程,具体包括:
当存在与所述传输路径对应的数据类型相同的所述待传输数据时,控制所述待传输数据通过所述传输路径进行传输。
6.一种基于高速信号切换芯片的数据传输装置,其特征在于,包括:
接口获取模块,用于获取预先与目标高速信号切换芯片设置有物理连接关系的高速信号切换芯片的芯片接口和CPU的CPU接口;其中,所述高速信号切换芯片和所述CPU属于同一处理端;
路径设置模块,用于按照预设通信规则在所述目标高速信号切换芯片中设置所述芯片接口和所述CPU接口的通信连接关系,得到传输路径;
数据传输模块,用于当存在满足所述传输路径的传输条件的待传输数据时,利用所述传输路径传输所述待传输数据。
7.一种基于高速信号切换芯片的数据传输装置,其特征在于,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如权利要求1至5任一项所述的基于高速信号切换芯片的数据传输方法的步骤。
8.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求1至5任一项所述的基于高速信号切换芯片的数据传输方法的步骤。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州浪潮智能科技有限公司,未经苏州浪潮智能科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910555038.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:分布式KV存储系统
- 下一篇:存储器管理方法以及存储控制器