[发明专利]一种基于电源芯片的DSP供电电路在审
申请号: | 201910568828.X | 申请日: | 2019-06-27 |
公开(公告)号: | CN110442221A | 公开(公告)日: | 2019-11-12 |
发明(设计)人: | 陈文强;葛愿;赵义永;高文根;郭欣欣;夏荣坤;李松涛;王佳 | 申请(专利权)人: | 芜湖康爱而电气有限公司;安徽工程大学 |
主分类号: | G06F1/26 | 分类号: | G06F1/26 |
代理公司: | 芜湖安汇知识产权代理有限公司 34107 | 代理人: | 赵中英 |
地址: | 241000 安徽省芜湖市弋江*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 电源芯片 供电电路 电路 输入抗干扰电路 时序控制电路 输入端 电源 输出电压信号 供电 时序控制 输出供电 内核 上电 外设 保证 安全 | ||
1.一种基于电源芯片的DSP供电电路,其特征在于:包括电源芯片电路、时序控制电路、输入抗干扰电路,+5V电源经输入抗干扰电路后输出电压信号至电源芯片电路的输入端,所述电源芯片电路的时序控制输入端与时序控制电路连接,所述电源芯片电路用于输出供电所需的电源。
2.如权利要求1所述的一种基于电源芯片的DSP供电电路,其特征在于:所述电源芯片电路包括TPS7667D318电源芯片,+5V电源经输入抗干扰电路后分别输入至电源芯片的第5、6、11、12引脚,电源芯片的第23、24引脚输出的+1.8V电源经滤波电路后为DSP芯片的内核供电;电源芯片的第17、18引脚输出的+3.3V电源经滤波电路后为DSP芯片的外设供电。
3.如权利要求2所述的一种基于电源芯片的DSP供电电路,其特征在于:所述时序控制电路包括电阻R4、电阻R5、电阻R6、MOS管Q1,+5V电源经输入抗干扰电路与电阻R5一端连接,电阻R5的另一端连接MOS管Q1的漏极,MOS管Q1的漏极与电源芯片的第4引脚连接,MOS管Q1源极接地、栅极经电阻R6接地,电源芯片的第17、18引脚输出的电源信号经电阻R4后送入到MOS管Q1的栅极,用于控制Q1的导通与否。
4.如权利要求1所述的一种基于电源芯片的DSP供电电路,其特征在于:所述输入抗干扰电路包括电容C1、C2、C3、C4和磁珠L1、L2,+5V电源由开关电源产生,+5V电源分别连接电容C1的一端、电容C2的一端、磁珠L1的一段,电容C1的另一端接地,电容C2的另一端分别与电源地、磁珠L2的一端连接,磁珠L2的另一端接地,磁珠L1的另一端经电容C3接地,在电容C3两端并联电容C4,由磁珠L1和电容C3之间引出输出端输出+5V电源。
5.如权利要求2-4任一所述的一种基于电源芯片的DSP供电电路,其特征在于:电源芯片的第17、18引脚输出+3.3VDC电源经输出抗干扰电路后输出供电信号至与DSP配合所需的数字芯片中。
6.如权利要求5所述的一种基于电源芯片的DSP供电电路,其特征在于:所述输出抗干扰电路包括电容C5、C6、C7、C8以及磁珠L3,电源芯片的+3.3V电源输出引脚经磁珠L3后连接与DPS配合所需的数字芯片中,在电源芯片的+3.3V电源输出引脚和磁珠L3之间通过电容C8接地,电容C8两端并联电容C7;在数字芯片与磁珠L3之间通过电容C5接地,在电容C5两端并联电容C6。
7.如权利要求2-4任一所述的一种基于电源芯片的DSP供电电路,其特征在于:电源芯片的第22、28引脚经上拉电阻R3后与DSP芯片的RESET引脚上。
8.如权利要求2-4任一所述的一种基于电源芯片的DSP供电电路,其特征在于:电源芯片的+1.8V电源输出引脚依次经电阻R1、R2后接地,在电阻R1、R2之间引出接线连接至电源芯片的SENSE引脚。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于芜湖康爱而电气有限公司;安徽工程大学,未经芜湖康爱而电气有限公司;安徽工程大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910568828.X/1.html,转载请声明来源钻瓜专利网。