[发明专利]一种板载图形处理器控制方法与装置有效
申请号: | 201910574530.X | 申请日: | 2019-06-28 |
公开(公告)号: | CN110399328B | 公开(公告)日: | 2022-07-26 |
发明(设计)人: | 张广乐;孔祥涛 | 申请(专利权)人: | 苏州浪潮智能科技有限公司 |
主分类号: | G06F15/17 | 分类号: | G06F15/17;G06T1/20 |
代理公司: | 北京连和连知识产权代理有限公司 11278 | 代理人: | 刘小峰 |
地址: | 215100 江苏省苏州市吴*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 图形 处理器 控制 方法 装置 | ||
1.一种板载图形处理器控制方法,其特征在于,包括通过复杂可编程逻辑器件执行以下步骤:
根据预定的默认配置信息分别配置高速串行计算机扩展总线交换芯片、时钟复用器和时钟缓冲器的工作模式;
通过内部集成电路总线访问基板控制器获取配置信息;
根据所述配置信息通过通用输入输出总线配置高速串行计算机扩展总线交换芯片、时钟复用器和时钟缓冲器的工作模式;
通过基板控制器确定是否修改高速串行计算机扩展总线交换芯片、时钟复用器和时钟缓冲器的工作模式;
在确定修改的情况下,重新配置高速串行计算机扩展总线交换芯片、时钟复用器和时钟缓冲器的工作模式;
使用电源信号与板载电压调节器通信,以对所述高速串行计算机扩展总线交换芯片、所述时钟复用器和所述时钟缓冲器执行上电和时序控制;
通过基板控制器再次确定是否修改高速串行计算机扩展总线交换芯片、时钟复用器和时钟缓冲器的工作模式;
在确定修改的情况下,等待系统关机,所述复杂可编程逻辑器件所在板卡下电之后,再次重新配置高速串行计算机扩展总线交换芯片、时钟复用器和时钟缓冲器的工作模式;
使所述高速串行计算机扩展总线交换芯片按照所述配置信息将多个板载图形处理器连接至高速串行计算机扩展总线,并为所述多个板载图形处理器提供由所述时钟复用器指定的和由所述时钟缓冲器扩展的时钟信号。
2.根据权利要求1所述的方法,其特征在于,通过所述内部集成电路总线访问所述基板控制器获取所述配置信息还包括:向所述基板控制器发送所述默认配置信息,并从所述基板控制器接收基于所述默认配置信息的控制命令以执行远程控制。
3.根据权利要求1所述的方法,其特征在于,还包括:在通过所述内部集成电路总线访问所述基板控制器获取所述配置信息之前,先读取所述高速串行计算机扩展总线交换芯片的标识,并使用所述标识配置所述多个板载图形处理器。
4.根据权利要求1所述的方法,其特征在于,使所述高速串行计算机扩展总线交换芯片按照所述配置信息将多个板载图形处理器连接至高速串行计算机扩展总线包括:将所述配置信息通过所述通用输入输出总线的配置引脚传输到和配置所述高速串行计算机扩展总线交换芯片,以将一组高速串行计算机扩展总线扩展为更多组高速串行计算机扩展总线而分别连接到所述多个板载图形处理器。
5.根据权利要求1所述的方法,其特征在于,根据所述配置信息通过通用输入输出总线配置高速串行计算机扩展总线交换芯片、时钟复用器、和时钟缓冲器包括:将所述配置信息通过所述通用输入输出总线的时钟复用信号传输到和配置所述时钟复用器,以在外部时钟信号和所述高速串行计算机扩展总线交换芯片的本地时钟信号中选择性地指定一个作为所述多个板载图形处理器使用的时钟信号而发送到所述时钟缓冲器。
6.根据权利要求1所述的方法,其特征在于,根据所述配置信息通过通用输入输出总线配置高速串行计算机扩展总线交换芯片、时钟复用器、和时钟缓冲器包括:将所述配置信息通过所述通用输入输出总线的时钟可用信号传输到和配置所述时钟缓冲器,以将一组所述多个板载图形处理器使用的时钟信号扩展为更多组所述多个板载图形处理器使用的时钟信号而发送到所述多个板载图形处理器。
7.根据权利要求1所述的方法,其特征在于,所述电源信号包括上电信号和完成信号,所述上电信号配置为使所述板载电压调节器开始执行上电和时序控制,所述完成信号配置为确定所述板载电压调节器上电和时序控制执行完成。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州浪潮智能科技有限公司,未经苏州浪潮智能科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910574530.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种数据转换设备
- 下一篇:一种RDMA的数据处理方法及相关装置