[发明专利]通信单元、集成电路和用于时钟与数据同步的方法在审
申请号: | 201910593426.5 | 申请日: | 2019-07-02 |
公开(公告)号: | CN110736966A | 公开(公告)日: | 2020-01-31 |
发明(设计)人: | 奥利维耶·多阿尔;迪迪埃·萨莱;克里斯蒂安·帕瓦奥莫雷拉;朱利恩·奥兰多;简-斯特凡·维吉耶;安德烈斯·巴里拉多·冈萨雷斯 | 申请(专利权)人: | 恩智浦美国有限公司 |
主分类号: | G01S7/02 | 分类号: | G01S7/02;G01S7/36;G01S13/88;G01S13/93;H04J3/06 |
代理公司: | 11021 中科专利商标代理有限责任公司 | 代理人: | 范心田 |
地址: | 美国德*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 主装置 从属装置 系统时钟信号 时钟产生电路 级联装置 时钟信号 配置 模/数转换器ADC 锁相环路电路 调制器电路 解调器电路 取样时刻 输出系统 通信单元 同步系统 配置的 主从 对准 参考 分配 | ||
1.一种通信单元(600,700),其特征在于,包括:
多个级联装置,其包括以主从布置配置的至少一个主装置(710)和至少一个从属装置(720,723);
其中所述至少一个主装置(710)和至少一个从属装置(720,723)各自包括:
模/数转换器ADC(741,742),其被配置成使用同一重新形成的系统时钟信号(788,790)对准每个ADC(741,742)之间的相应取样时刻;
其中所述通信单元(600,700)被表征为:
所述至少一个主装置(710)包括:
时钟产生电路,其包括在内部产生的参考锁相环路电路(708)、被配置成输出系统时钟信号(782,784);和
调制器电路(762),其联接到所述时钟产生电路且被配置成接收和分配所述系统时钟信号(784);
其中所述至少一个主装置(710)和至少一个从属装置(720,723)各自包括:
解调器电路(764,765),其被配置成接收所述所分布的系统时钟信号(784)且由此重新形成由所述主装置(710)和至少一个从属装置(720)中的每一个的相应ADC(741,742)使用的同步系统时钟信号(788,790)。
2.根据权利要求1所述的通信单元(600,700),其特征在于,所述至少一个主装置(710)和至少一个从属装置(720)中的每一个的所述ADC(741,742)被配置成使用同一重新形成的系统时钟信号(788,790),使得每个ADC(741,742)之间的相应取样时刻经时间对准。
3.根据权利要求1或权利要求2所述的通信单元(600,700),其特征在于,所述至少一个主装置和至少一个从属装置中的至少一个进一步包括:
数字控制器(716,726),其联接到所述解调器电路(764,765)且被配置成重新取样所述重新形成的同步系统时钟信号(788,790)。
4.根据在前的任一项权利要求所述的通信单元(600,700),其特征在于,所述调制器电路(762)被配置成接收系统时钟信号和帧起始信号且将所述帧起始信号嵌入到所述系统时钟信号中且分配嵌入的经调制主从系统时钟信号(784)。
5.根据权利要求4所述的通信单元(600,700),其特征在于,所述至少一个主装置(710)和至少一个从属装置(720)中的至少一个包括:
解调器电路(764,765),其被配置成接收和解调所述嵌入的经调制主从时钟信号(784)且由此重新形成系统时钟信号(788,790)和帧起始信号(731,732)。
6.根据权利要求4或权利要求5所述的通信单元(600,700),其特征在于,所述通信单元为雷达单元(200)且所述帧起始信号(731,732)为线性调频脉冲起始信号。
7.根据在前的任一项权利要求所述的通信单元(600,700),其特征在于,所述至少一个主装置(710)的所述时钟产生电路包括基于异或的锁相环路。
8.根据在前的任一项权利要求所述的通信单元(600,700),其特征在于,所述至少一个主装置和至少一个从属装置被配置成使用低电压差分信令LVDS辅助对所述时钟信号(784)的调制和解调。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于恩智浦美国有限公司,未经恩智浦美国有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910593426.5/1.html,转载请声明来源钻瓜专利网。