[发明专利]像素电路及其驱动方法、显示装置有效
申请号: | 201910599791.7 | 申请日: | 2019-07-04 |
公开(公告)号: | CN112259041B | 公开(公告)日: | 2022-09-09 |
发明(设计)人: | 刘冬妮;玄明花 | 申请(专利权)人: | 京东方科技集团股份有限公司 |
主分类号: | G09G3/32 | 分类号: | G09G3/32;G09G3/3233 |
代理公司: | 北京天昊联合知识产权代理有限公司 11112 | 代理人: | 刘悦晗;陈源 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 像素 电路 及其 驱动 方法 显示装置 | ||
1.一种像素电路,其特征在于,包括:重置电路、阈值补偿电路、数据写入电路、发光控制电路和驱动晶体管,其中,所述重置电路、所述阈值补偿电路、所述数据写入电路和所述驱动晶体管的控制极连接于控制节点;
所述重置电路,与重置控制线和重置电源端连接,配置为在重置阶段在所述重置控制线的控制下,将所述重置电源端所提供的重置电压写入至所述控制节点;
所述阈值补偿电路,与补偿控制线连接,配置为在补偿阶段在所述补偿控制线的控制下,对所述驱动晶体管进行阈值补偿;
数据写入电路,与对应的第一栅线和第一数据线连接,配置为在驱动阶段中的一个驱动子阶段在所述第一栅线的控制下,根据所述第一数据线所提供的数据电压来对所述控制节点进行充电;
所述发光控制电路,与所述驱动晶体管的第二极、发光控制线、发光器件的第一极连接,配置为在显示阶段中的至少部分时间段在所述发光控制线的控制下,控制所述驱动晶体管的第二极与所述发光器件的第一极之间的通断;
所述驱动晶体管,其第一极与第一工作电源端连接,配置为在所述驱动晶体管的第二极与所述发光器件的第一极之间通路时,根据所述控制节点处的电压输出相应的驱动电流;
所述发光控制电路包括:第四晶体管、第五晶体管、第六晶体管和第二电容;
所述第四晶体管的控制极与发光控制线连接,所述第四晶体管的第一极与所述驱动晶体管的第二极连接,所述第四晶体管的第二极与所述第六晶体管的第一极连接;
所述第五晶体管的控制极与第二栅线连接,所述第五晶体管的第一极与第二数据线连接,所述第五晶体管的第二极与所述第六晶体管的控制极连接;
所述第六晶体管的控制极与所述第二电容的第一端连接,所述第六晶体管的第二极与所述发光器件的第一端连接;
所述第二电容的第二端与公共电源端连接;
其中,所述显示阶段在所述补偿阶段结束后与所述驱动阶段同步开始。
2.根据权利要求1所述的像素电路,其特征在于,所述阈值补偿电路包括:第一晶体管;
所述第一晶体管的控制极与所述补偿控制线连接,所述第一晶体管的第一极与所述控制节点连接,所述第一晶体管的第二极与所述驱动晶体管的第二极连接。
3.根据权利要求1所述的像素电路,其特征在于,所述重置电路包括:第二晶体管;
所述第二晶体管的控制极与所述重置控制线连接,所述第二晶体管的第一极与所述控制节点连接,所述第二晶体管的第二极与所述重置电源端连接。
4.根据权利要求1所述的像素电路,其特征在于,所述数据写入电路包括:第三晶体管和第一电容;
所述第三晶体管的控制极与所述第一栅线连接,所述第三晶体管的第一极与所述第一数据线连接,所述第三晶体管的第二极与所述第一电容的第一端连接;
所述第一电容的第二端与所述控制节点连接。
5.根据权利要求1所述的像素电路,其特征在于,所述像素电路的中全部晶体管均为N型晶体管;
或者,所述像素电路中的全部晶体管均为P型晶体管。
6.一种显示装置,其特征在于,包括:显示基板,所述显示基板上包括多个发光器件,所述多个发光器件中的至少一个与一个权利要求1-5中任一所述的像素电路连接。
7.根据权利要求6所述的显示装置,其特征在于,所述像素电路的数量大于或等于2个;
至少两个所述像素电路同时与相同的重置控制线连接,至少两个所述像素电路同时与相同的补偿控制线连接,至少两个所述像素电路同时与相同的发光控制线相连。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司,未经京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910599791.7/1.html,转载请声明来源钻瓜专利网。