[发明专利]一种针对FLY-BY拓扑结构的优化信号链路以及优化方法在审
申请号: | 201910656682.4 | 申请日: | 2019-07-19 |
公开(公告)号: | CN110489803A | 公开(公告)日: | 2019-11-22 |
发明(设计)人: | 刘法志;徐国振 | 申请(专利权)人: | 苏州浪潮智能科技有限公司 |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 37105 济南诚智商标专利事务所有限公司 | 代理人: | 李修杰<国际申请>=<国际公布>=<进入 |
地址: | 215100 江苏省苏州市吴*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 拓扑结构 波形显示 过冲电压 下冲 反射 树形拓扑结构 仿真信号 内存芯片 信号波形 信号仿真 信号链路 优化信号 接收端 振荡 方波 减小 链路 拓扑 优化 | ||
本发明提供了一种针对FLY‑BY拓扑结构的优化信号链路以及优化方法,本发明通过将Fly‑By拓扑结构与树形拓扑结构进行组合,形成Fly‑Tree拓扑结构,实现对Fly‑By拓扑信号链路的优化,通过对Fly‑Tree拓扑结构进行信号仿真,通过波形显示,Fly‑Tree拓扑结构的反射仿真信号波形从整体上看其过冲电压和下冲电压都得到了相应的减小,其振荡的持续时间也明显得到了降低,信号波形接近于方波。另外,对于每个内存芯片接收端接收到的波形显示其反射引起的过冲电压和下冲电压也明显得到了降低。
技术领域
本发明涉及信号完整性技术领域,特别是一种针对FLY-BY拓扑结构的优化信号链路以及优化方法。
背景技术
随着5G高速通信、物联网时代的到来,电子产品的运行速度不断的提高,大数据、高速率、高性能的电子产品逐渐成为产品研发的主要方向,但是高速电路中的互联关系的高度复杂化,使得信号完整性的问题变得更加突出。
对于存储容量逐渐增大、数据传输速率越来越高的储存器来说,其高速信号完整性问题是整个电路系统设计时需要重点考虑的方向。而在现有技术中,往往仅从树形拓扑结构或者Fly-By拓扑结构中选取一种进行Layout设计,但其接收端接收到的信号波形具有很大的过冲电压和下冲电压,并且还会产生较长的振荡时间。
发明内容
本发明的目的是提供一种针对FLY-BY拓扑结构的优化信号链路以及优化方法,旨在解决现有技术中高速信号链路中存在过冲以及振荡问题,实现减小过冲电压和下冲电压,降低振荡的持续时间。
为达到上述技术目的,本发明提供了一种针对FLY-BY拓扑结构的优化信号链路,所述信号链路包括:
一个Fly-By拓扑结构和一个树形拓扑结构相连;
所述Fly-By拓扑结构包括一个信号发生器和一个或多个接收器,其中一个接收器对信号发生器的信号进行放大,作为Fly-By拓扑结构的信号发生器;
所述树形拓扑结构包括多个接收器,呈树形分布;
所述Fly-By拓扑结构中的依次相连的发生器和接收器之间均设置内存芯片,所述Fly-By拓扑结构中与树形拓扑结构相连的接收器和树形拓扑结构的所有接收器之间均设置内存芯片。
优选地,所述Fly-By拓扑结构中与树形拓扑结构相连的接收器和树形拓扑结构的所有接收器之间在PCB走线中每个分支的端接器的负载和其对应的走线长度保持一致。
优选地,所述Fly-By拓扑结构中与树形拓扑结构相连的接收器和树形拓扑结构的所有接收器之间在PCB走线中每个分支均在终端处进行电阻匹配,终端电阻的阻值和连线的特征阻抗相同。
本发明还提供了一种针对FLY-BY拓扑结构的优化方法,所述方法包括以下步骤:
S1、将原Fly-By拓扑结构的前两级拓扑连接方式保持不变;
S2、将前两级拓扑结构之后的连接方式改为树形拓扑连接方式。
优选地,前两级Fly-By拓扑结构用于降低树形拓扑结构的损耗。
优选地,所述树形拓扑结构用于消除Fly-By拓扑结构中存在的振荡以及过冲电压。
优选地,所述树形拓扑结构在PCB走线中每个分支的端接器的负载和其对应的走线长度保持一致。
优选地,所述方法还包括:
对优化前后的拓扑结构分别进行信号仿真,通过波形显示判断优化效果。
发明内容中提供的效果仅仅是实施例的效果,而不是发明所有的全部效果,上述技术方案中的一个技术方案具有如下优点或有益效果:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州浪潮智能科技有限公司,未经苏州浪潮智能科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910656682.4/2.html,转载请声明来源钻瓜专利网。