[发明专利]漏电保护电路和方法以及照明驱动电路有效
申请号: | 201910665631.8 | 申请日: | 2019-07-23 |
公开(公告)号: | CN110323716B | 公开(公告)日: | 2021-12-14 |
发明(设计)人: | 王龙奇;王建新 | 申请(专利权)人: | 矽力杰半导体技术(杭州)有限公司 |
主分类号: | H02H3/32 | 分类号: | H02H3/32;G01R31/52;H05B45/50 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 310051 浙江*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 漏电 保护 电路 方法 以及 照明 驱动 | ||
1.一种漏电保护电路,其特征在于,包括:
下拉电流产生电路,连接在整流电路的输出端之间;
控制电路,被配置为在预设时间区间内,使得所述下拉电流产生电路产生下拉电流;根据表征所述整流电路输出电压的检测电压信号的变化状态,判断是否发生漏电;其中,发生漏电时所述检测电压信号的变化速率大于未发生漏电时所述检测电压信号的变化速率。
2.根据权利要求1所述的漏电保护电路,其特征在于:当检测到发生漏电时,使得没有能量传递至耦接至所述整流电路输出端的负载。
3.根据权利要求2所述的漏电保护电路,其特征在于:当未检测到发生漏电时,允许有能量传递至耦接至所述整流电路输出端的负载。
4.根据权利要求2所述的漏电保护电路,其特征在于:当未检测到发生漏电时,再进行N次判断是否发生漏电,若均未检测到发生漏电,则允许有能量传递至耦接至所述整流电路输出端的负载,N大于等于1。
5.根据权利要求1所述的漏电保护电路,其特征在于:所述预设时间区间被配置为在所述检测电压信号低于第一电压阈值的时间区间内。
6.根据权利要求5所述的漏电保护电路,其特征在于:在检测时间区间内,当所述检测电压信号始终小于第二电压阈值时,判断为发生漏电;当所述检测电压信号大于所述第二电压阈值时,判断为未发生漏电;其中,所述检测时间区间在所述预设时间区间内,所述第二电压阈值小于所述第一电压阈值。
7.根据权利要求6所述的漏电保护电路,其特征在于:所述检测时间区间的截止时刻与所述预设时间区间的截止时刻相同,所述检测时间区间的开始时刻晚于所述预设时间区间的开始时刻。
8.根据权利要求1所述的漏电保护电路,其特征在于:所述预设时间区间的开始时刻被配置为所述检测电压信号下降至第一电压阈值的时刻。
9.根据权利要求8所述的漏电保护电路,其特征在于:所述预设时间区间的截止时刻被配置为所述下拉电流下降到第一电流阈值的时刻。
10.根据权利要求8所述的漏电保护电路,其特征在于:所述预设时间区间的截止时刻被配置为所述检测电压信号第二次达到第三电压阈值的时刻,所述第三电压阈值小于所述第一电压阈值。
11.根据权利要求8所述的漏电保护电路,其特征在于:所述预设时间区间的截止时刻被配置为所述预设时间区间的开始时刻延迟第一时间后的时刻。
12.根据权利要求1所述的漏电保护电路,其特征在于:所述下拉电流产生电路包括跨导运放,所述跨导运放的输入端接收第一使能信号,所述跨导运放的第一输出端和第二输出端分别连接所述整流电路的输出端,所述第一使能信号的有效区间为所述预设时间区间。
13.根据权利要求1所述的漏电保护电路,其特征在于:所述下拉电流产生电路包括晶体管,所述晶体管的控制端接收第一使能信号,所述晶体管的两个功率端分别连接所述整流电路的输出端,所述第一使能信号的有效区间为所述预设时间区间。
14.根据权利要求13任意一项所述的漏电保护电路,其特征在于:所述晶体管为MOS管、J管或三极管。
15.一种漏电保护方法,用于对负载驱动电路的交流输入端进行漏电保护,其特征在于,包括以下步骤:
在预设时间区间内,在整流电路的输出端之间灌入下拉电流;
根据表征所述整流电路输出电压的检测电压信号的变化状态,判断是否发生漏电;其中,发生漏电时所述检测电压信号的变化速率大于未发生漏电时所述检测电压信号的变化速率。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于矽力杰半导体技术(杭州)有限公司,未经矽力杰半导体技术(杭州)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910665631.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:漏电保护装置、方法及空调伴侣
- 下一篇:高温隔离抗冲击保护电路及系统