[发明专利]失锁检测器在审
申请号: | 201910681095.0 | 申请日: | 2019-07-26 |
公开(公告)号: | CN110784213A | 公开(公告)日: | 2020-02-11 |
发明(设计)人: | A·玛尼安;R·吉普塔 | 申请(专利权)人: | 德克萨斯仪器股份有限公司 |
主分类号: | H03L7/095 | 分类号: | H03L7/095;H03L7/08;H04L7/00;H04L7/033 |
代理公司: | 11245 北京纪凯知识产权代理有限公司 | 代理人: | 李英 |
地址: | 美国德*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数据流 脉冲 第二触发器 第一触发器 检测电路 累加电路 触发器 时钟信号 配置 检测器 失锁检测 组合输出 边缘处 耦合到 失锁 电路 存储 计时 申请 | ||
1.一种失锁检测电路,其包括:
检测电路,其包括:
第一触发器,其被配置为将数据流同步到时钟信号的第一边缘;
第二触发器,其被配置为将所述数据流同步到所述时钟信号的第二边缘;
第三触发器,其由所述数据流计时并且被配置为在所述数据流的边缘处存储所述第一触发器和所述第二触发器的组合输出;以及
脉冲累加电路,其耦合到所述检测电路,所述脉冲累加电路被配置为收集由所述第三触发器生成的脉冲。
2.根据权利要求1所述的失锁检测电路,还包括延迟电路,其被配置为将所述数据流延迟所述数据流的位时间。
3.根据权利要求2所述的失锁检测电路,其中所述第三触发器的时钟输入耦合到所述延迟电路的输出。
4.根据权利要求1所述的失锁检测电路,还包括耦合到所述第一触发器、所述第二触发器和所述第三触发器的异或非门;其中所述异或非门被配置为将所述第一触发器的输出与所述第二触发器的输出组合以产生到所述第三触发器的输入。
5.根据权利要求1所述的失锁检测电路,其中所述脉冲累加电路包括计数器,所述计数器被配置为对由所述第三触发器生成的脉冲进行计数。
6.根据权利要求1所述的失锁检测电路,其中所述脉冲累加电路包括电容器,所述电容器被配置为由所述第三触发器生成的脉冲充电。
7.根据权利要求1所述的失锁检测电路,还包括比较器,所述比较器被配置为将所述电容器两端的电压与阈值电压进行比较。
8.一种用于检测失锁的方法,其包括:
将数据流同步到时钟的上升缘以产生第一半速率数据流;
将所述数据流同步到所述时钟的下降缘以产生第二半速率数据流;
组合所述第一半速率数据流和所述第二半速率数据流;
将组合的第一半速率数据流和第二半速率数据流计时到触发器中;以及
累加所述触发器的输出脉冲以检测失锁。
9.根据权利要求8所述的方法,还包括将所述数据流延迟所述数据流的位时间以产生为所述触发器计时的时钟。
10.根据权利要求8所述的方法,其中,所述组合包括将所述第一半速率数据流和所述第二半速率数据流提供给异或非电路。
11.根据权利要求8所述的方法,其中所述累加包括计数由所述触发器生成的脉冲。
12.根据权利要求11所述的方法,还包括通过在预定时间间隔内计数预定数量的脉冲来识别失锁。
13.根据权利要求8所述的方法,其中所述累加包括用由所述触发器生成的脉冲对电容器充电。
14.根据权利要求13所述的方法,还包括通过将所述电容器两端的电压与阈值电压进行比较来识别失锁。
15.一种锁失锁检测电路,其包括:
第一触发器,其包括:
数据输入端子;以及
输出端子;
第二触发器,其包括:
数据输入端子,其耦合到所述第一触发器的所述数据输入端;以及
输出端子;
异或非门,其包括:
第一输入,其耦合到所述第一触发器的所述输出端子;
第二输入,其耦合到所述第二触发器的所述输出端子;以及
输出端子;
第三触发器,其包括:
数据输入端子,其耦合到所述异或非门的输出;
时钟输入端子,其耦合到所述第一触发器的所述数据输入端子和所述第二触发器的所述数据输入端子;以及
输出端子。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于德克萨斯仪器股份有限公司,未经德克萨斯仪器股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910681095.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种锁相环的频率锁定方法及电路
- 下一篇:一种DLL锁定指示电路及方法