[发明专利]预取缓存控制方法、装置、芯片以及计算机可读存储介质有效
申请号: | 201910701880.8 | 申请日: | 2019-07-31 |
公开(公告)号: | CN110442382B | 公开(公告)日: | 2021-06-15 |
发明(设计)人: | 韩景通 | 申请(专利权)人: | 西安芯海微电子科技有限公司 |
主分类号: | G06F9/38 | 分类号: | G06F9/38 |
代理公司: | 深圳协成知识产权代理事务所(普通合伙) 44458 | 代理人: | 章小燕 |
地址: | 710000 陕西省西安市高新区丈*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 缓存 控制 方法 装置 芯片 以及 计算机 可读 存储 介质 | ||
1.一种预取缓存控制方法,其特征在于,所述方法包括:
获取处理器请求访问的第一指令组地址,若所述第一指令组地址未处于预设的预取缓存或记录缓存中,则在内存中获取与所述第一指令组地址对应的第一内容,其中,所述第一内容包括第一指令组;
将所述预取缓存中的第二内容更新到所述记录缓存,并将所述预取缓存中的第二内容更新为所述第一内容;
将所述第一指令组发送至所述处理器。
2.根据权利要求1所述的预取缓存控制方法,其特征在于,将所述预取缓存中的第二内容更新到所述记录缓存,并将所述预取缓存中的第二内容更新为所述第一内容,包括:
根据预先设置的多个指令组地址与多个所述预取缓存之间的对应关系,从多个所述预取缓存中确定与所述第一指令组地址对应的目标预取缓存;
将所述目标预取缓存中当前缓存的第二内容移动到所述记录缓存,并在所述目标预取缓存中写入所述第一内容。
3.根据权利要求1所述的预取缓存控制方法,其特征在于,所述获取处理器请求访问的指令组地址之后,所述方法还包括:
若所述第一指令组地址处于所述预取缓存或记录缓存中,则获取与所述第一指令组地址对应的第一指令组;
将所述第一指令组发送至所述处理器。
4.根据权利要求1或3所述的预取缓存控制方法,其特征在于,将所述第一指令组发送至所述处理器之后,所述方法还包括:
确定所述第一指令组地址的后继指令组地址;
若所述预取缓存或所述记录缓存中未缓存有所述后继指令组地址对应的第三内容,则在所述内存中读取所述第三内容;
将所述第三内容写入所述预取缓存。
5.根据权利要求4所述的预取缓存控制方法,其特征在于,所述第三内容包括第三指令组地址;
将所述第三内容写入所述预取缓存,包括:
确定所述第三指令组地址所对应的目标预取缓存;
将所述目标预取缓存中当前缓存的内容移动到所述记录缓存,并在所述目标预取缓存中写入所述第三内容。
6.根据权利要求1至3任一项所述的预取缓存控制方法,其特征在于,所述获取处理器请求访问的第一指令组地址之前,所述方法还包括:
将一个或多个指令缓存设置为所述预取缓存,以及,将一个或多个指令缓存设置为所述记录缓存。
7.根据权利要求1所述的预取缓存控制方法,其特征在于,所述获取处理器请求访问的第一指令组地址之后,所述方法还包括:
当所述第一指令组地址处于所述预取缓存或所述记录缓存中时,控制所述内存为休眠状态。
8.一种预取缓存控制装置,其特征在于,所述预取缓存控制装置包括:
获取单元,用于获取处理器请求访问的第一指令组地址,若所述第一指令组地址未处于预设的预取缓存或记录缓存中,则在内存中获取与所述第一指令组地址对应的第一内容,其中,所述第一内容包括第一指令组;
更新单元,用于将所述预取缓存中的第二内容更新到所述记录缓存,并将所述预取缓存中的第二内容更新为所述第一内容;
发送单元,用于将所述第一指令组发送至所述处理器。
9.一种芯片,其特征在于,所述芯片包括如权利要求8所述的预取缓存控制装置。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有预取缓存控制程序,所述预取缓存控制程序被处理器执行时实现如权利要求1-7任一项所述的预取缓存控制方法的步骤。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安芯海微电子科技有限公司,未经西安芯海微电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910701880.8/1.html,转载请声明来源钻瓜专利网。