[发明专利]一种CPU中优化寄存器访问的方法有效
申请号: | 201910710720.X | 申请日: | 2019-08-01 |
公开(公告)号: | CN110532030B | 公开(公告)日: | 2023-07-07 |
发明(设计)人: | 李晓辉;胡胜发 | 申请(专利权)人: | 广州安凯微电子股份有限公司 |
主分类号: | G06F9/312 | 分类号: | G06F9/312;G06F9/30;G06F9/318 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 510555 广*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 cpu 优化 寄存器 访问 方法 | ||
1.一种CPU中优化寄存器访问的方法,其特征在于,包括:
根据预设的映射策略将数据寄存器和内存栈建立映射关系;
响应变量的栈存取需求,根据所述数据寄存器和内存栈的映射关系,对变量的出入栈指令进行精简,并根据精简后的操作指令对变量进行数据访问操作;
响应子函数的调用请求,根据所述数据寄存器和内存栈的映射关系,对子函数的出入栈指令进行精简,并根据精简后的操作指令对变量进行数据访问操作;
响应中断函数的访问请求,根据所述数据寄存器和内存栈的映射关系,对中断函数的出入栈指令进行精简,并根据精简后的操作指令对中断函数进行数据访问操作;
响应多线程切换请求,根据所述数据寄存器和内存栈的映射关系,对线程切换的出入栈指令进行精简,并根据精简后的操作指令进行线程切换操作;
其中,对所述各出入栈指令进行精简的方法为:减去入栈指令中用于指示将要保存的变量或函数从寄存器写入内存栈的部分、以及出栈指令中用于指示将已保存的变量或函数从栈恢复到寄存器的部分。
2.根据权利要求1所述的CPU中优化寄存器访问的方法,其特征在于,所述方法还包括:
根据所述预设的映射策略对栈指针进行设置,以使系统在栈指针移动时对内存栈和数据寄存器进行同步操作。
3.根据权利要求1所述的CPU中优化寄存器访问的方法,其特征在于,所述方法还包括:
根据所述预设的映射策略对编译器进行修改,以对寄存器分配方案、变量存取方式以及汇编生成形式进行调整。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广州安凯微电子股份有限公司,未经广州安凯微电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910710720.X/1.html,转载请声明来源钻瓜专利网。