[发明专利]用于细微可调谐感测频率的波形生成电路在审

专利信息
申请号: 201910783446.9 申请日: 2019-08-23
公开(公告)号: CN110858106A 公开(公告)日: 2020-03-03
发明(设计)人: J.罗伯森;D.索贝尔;D.贝格特 申请(专利权)人: 辛纳普蒂克斯公司
主分类号: G06F3/0354 分类号: G06F3/0354;G06F3/041;G06F11/32
代理公司: 中国专利代理(香港)有限公司 72001 代理人: 王星;陈岚
地址: 美国加利*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 用于 细微 调谐 频率 波形 生成 电路
【权利要求书】:

1.一种波形生成器,包括:

累加器电路,其被配置成基于时钟信号累加相位增量值;

截断电路,其被配置成丢弃累加的相位增量值的一个或多个位以生成截断值;以及

饱和电路,其被配置成:

将所述截断值与饱和极限进行比较;

如果所述截断值低于所述饱和极限,则从对应于所述截断值的随机存取存储器(RAM)地址访问数据样本;或者

如果所述截断值高于所述饱和极限,则从对应于所述饱和极限的RAM地址访问数据样本;以及

输出对应于访问的数据样本的信号。

2.如权利要求1所述的波形生成器,还包括极性开关电路,其被配置成基于极性开关启动信号切换输出信号的极性。

3.如权利要求1所述的波形生成器,还包括直流(DC)偏移电路,其被配置成将DC偏移施加到输出信号。

4.如权利要求3所述的波形生成器,其中所述DC偏移电路还被配置成将偏移信号输出到数模转换器(DAC),所述DAC被配置成输出对应于所述偏移信号的波形。

5.如权利要求1所述的波形生成器,还包括控制信号电路,其被配置成输出复位控制信号,其中所述累加器电路被配置成基于所述复位控制信号复位所述累加的相位增量值。

6.如权利要求5所述的波形生成器,其中所述控制信号电路包括寄存器,所述寄存器包含波形的半周期中的时钟循环的数量,所述寄存器是可编程的以调整所述时钟循环的数量来调谐所述波形的周期和所述波形的频率中的至少一个。

7.如权利要求1所述的波形生成器,还包括相位增量电路,其被配置成输出所述相位增量值。

8.如权利要求1所述的波形生成器,其被配置成生成梯形波形或正弦波形。

9.如权利要求8所述的波形生成器,还包括相位增量电路,其被配置成输出所述相位增量值,其中所述相位增量电路包括寄存器,其可编程以调整所述梯形波形的上升沿的持续时间。

10.如权利要求9所述的波形生成器,其中所述相位增量电路的所述寄存器是可编程的,以调整所述上升沿的所述持续时间,以维持所述上升沿的所述持续时间相对于所述梯形波形的周期的比率。

11.如权利要求8所述的波形生成器,其中所述饱和电路包括寄存器,其可编程以调整所述梯形波形的平顶部分的持续时间。

12.如权利要求11所述的波形生成器,其中所述饱和电路的所述寄存器是可编程的,以基于电容性传感器的稳定时间来调整所述梯形波形的所述平顶部分的所述持续时间。

13.如权利要求1所述的波形生成器,其中所述截断电路包括:

64分频电路,其被配置成对所述累加的相位增量值执行64分频操作;以及

下截断电路,其被配置成对所述64分频电路的输出执行下截断操作。

14.如权利要求1所述的波形生成器,其中所述截断电路被配置成输出小数位以递增所述RAM地址。

15.如权利要求1所述的波形生成器,还包括内插电路,其被配置成在从所述RAM访问的数据样本之间执行内插,以确定内插的数据样本之间的一个或多个其它数据样本。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于辛纳普蒂克斯公司,未经辛纳普蒂克斯公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201910783446.9/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top