[发明专利]阵列基板有效
申请号: | 201910784527.0 | 申请日: | 2019-08-23 |
公开(公告)号: | CN110459134B | 公开(公告)日: | 2022-06-28 |
发明(设计)人: | 詹勳昌 | 申请(专利权)人: | 友达光电股份有限公司 |
主分类号: | G09F9/30 | 分类号: | G09F9/30 |
代理公司: | 北京市立康律师事务所 11805 | 代理人: | 梁挥;孟超 |
地址: | 中国台湾新竹科*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 阵列 | ||
一种阵列基板,包括基板、第一对位标记、一对第一辅助图案、多条信号线及多个画素单元。基板具有显示区及周边区,周边区位于显示区的一侧。第一对位标记配置于基板的周边区内。一对第一辅助图案配置于基板的周边区内,且位于第一对位标记的两侧。多条信号线配置于基板的周边区内,其中多条信号线中的至少一者与第一对位标记及一对第一辅助图案中的至少一者于基板的法线方向上相重叠。多个画素单元配置于基板的显示区内。
技术领域
本发明是有关于一种阵列基板,且特别是有关于一种能符合窄边框设计需求的阵列基板。
背景技术
显示区外围的边框被视为影响显示装置的外观美感的重要因素之一。因此,显示装置相关业者已纷纷投入窄边框(slim border)设计的行列中,以使具有相同显示品质的显示装置更具有轻薄短小的特性,来满足消费者需求。一般而言,在制造用于显示装置的阵列基板的过程中,显示区外围的周边区要设置对位标记,以避免进行图案化制程、对组或任何需运用到对位标记的制程时产生偏差。然而,设置所述对位标记的必要性,使得符合窄边框设计的阵列基板的开发受到限制。
发明内容
本发明的一实施方式提供一种阵列基板,其符合窄边框设计需求。
本发明的一实施方式的阵列基板包括基板、第一对位标记、一对第一辅助图案、多条信号线及多个画素单元。基板具有显示区及周边区,周边区位于显示区的一侧。第一对位标记配置于基板的周边区内。一对第一辅助图案配置于基板的周边区内,且位于第一对位标记的两侧。多条信号线配置于基板的周边区内,其中多条信号线中的至少一者与第一对位标记及一对第一辅助图案中的至少一者于基板的法线方向上相重叠。多个画素单元配置于基板的显示区内。
基于上述,在本发明的阵列基板中,通过多个画素单元配置于基板的显示区内,第一对位标记、一对第一辅助图案及多条信号线配置于基板的周边区内,其中一对第一辅助图案位在第一对位标记的两侧,且多条信号线中的至少一者与第一对位标记及一对第一辅助图案中的至少一者于基板的法线方向上相重叠,藉此阵列基板能符合窄边框设计需求。
以下结合附图和具体实施例对本发明进行详细描述,但不作为对本发明的限定。
附图说明
图1是依照本发明的一实施方式的阵列基板的俯视示意图。
图2A至图2C是依照本发明的一实施方式的阵列基板的制作方法的流程剖面图。
图3A至3C是依照本发明的一实施方式的阵列基板的制作方法的流程俯视图。
图4A至图4E是依照本发明的另一实施方式的阵列基板的制作方法的流程剖面图。
图5A至5E是依照本发明的另一实施方式的阵列基板的制作方法的流程俯视图。
其中,附图标记
10、20:阵列基板
100:基板
102:第一对位标记
104:第一辅助图案
110:遮蔽层
120:导体材料层
130:图案化光阻层
132、134:图案化光阻图案
140:第二对位标记
142:第二辅助图案
200、300:光罩
202、302:基底
204、304:罩幕图案
206、306:标记图案
A:显示区
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于友达光电股份有限公司,未经友达光电股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910784527.0/2.html,转载请声明来源钻瓜专利网。