[发明专利]一种脉冲信号发生装置、方法在审
申请号: | 201910786531.0 | 申请日: | 2019-08-23 |
公开(公告)号: | CN110514404A | 公开(公告)日: | 2019-11-29 |
发明(设计)人: | 于龙;李春雨;陈俊 | 申请(专利权)人: | 武汉光迅科技股份有限公司 |
主分类号: | G01M11/00 | 分类号: | G01M11/00 |
代理公司: | 11270 北京派特恩知识产权代理有限公司 | 代理人: | 李梅香;张颖玲<国际申请>=<国际公布> |
地址: | 430074 湖*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 配置参数 基准时钟信号 控制模块 时钟模块 脉冲信号发生装置 脉冲信号 发送 申请 | ||
1.一种脉冲信号发生装置,其特征在于,所述装置包括:时钟模块,现场可编程逻辑门阵列FPGA模块和控制模块;其中,
所述时钟模块,用于提供基准时钟信号给所述FPGA模块;
所述控制模块,用于获取配置参数,并将所述配置参数发送至所述FPGA模块;
所述FPGA模块,用于基于所述基准时钟信号生成与所述配置参数对应的脉冲信号。
2.根据权利要求1所述的装置,其特征在于,所述FPGA模块包括以下至少之一:
第一子模块,用于生成第一类脉冲信号;
第二子模块,用于生成第二类脉冲信号;
第三子模块,用于生成第三类脉冲信号;
其中,所述第一类脉冲信号、第二类脉冲信号和第三类脉冲信号表征不同类型的脉冲信号。
3.根据权利要求2所述的装置,其特征在于,所述FPGA模块还包括:
锁相环,所述锁相环与所述时钟模块连接,用于基于所述基准时钟信号生成多路时钟信号,其中,每路时钟信号具有不同的频率。
4.根据权利要求3所述的装置,其特征在于,所述FPGA模块还包括:
多路选择器,用于从至少两路周期信号中选择一路周期信号,作为参考信号,并输出所述参考信号。
5.根据权利要求4所述的装置,其特征在于,所述第一子模块与所述多路选择器连接;其中,
所述多路选择器将所述参考信号发送至所述第一子模块,所述第一子模块根据所述参考信号生成所述第一类脉冲信号。
6.根据权利要求5所述的装置,其特征在于,所述第一子模块包括:延时模块和触发器,所述延时模块与所述触发器连接;其中,
所述多路选择器将所述参考信号分别发送至所述延时模块和所述触发器,所述延时模块基于所述参考信号向所述触发器发送延时信号,所述触发器根据所述参考信号和所述延时信号生成所述第一类脉冲信号。
7.根据权利要求4所述的装置,其特征在于,所述第二子模块与所述锁相环和所述多路选择器连接;所述锁相环生成的所述多路时钟信号至少包括将第一路时钟信号和第二路时钟信号;其中,
所述锁相环将所述第一路时钟信号和所述第二路时钟信号发送至所述第二子模块,所述多路选择器将所述参考信号发送至所述第二子模块;所述第二子模块根据所述第一路时钟信号、所述第二路时钟信号和所述参考信号生成所述第二类脉冲信号。
8.根据权利要求4所述的装置,其特征在于,所述第三子模块与所述锁相环和所述多路选择器连接;所述锁相环生成的所述多路时钟信号至少包括将第一路时钟信号和第三路时钟信号;其中,
所述锁相环将所述第一路时钟信号和所述第三路时钟信号发送至所述第三子模块,所述多路选择器将所述参考信号发送至所述第三子模块;所述第三子模块根据所述第一路时钟信号、所述第三路时钟信号和所述参考信号生成所述第三类脉冲信号。
9.根据权利要求4所述的装置,其特征在于,所述FPGA模块还包括:
电平转换模块,所述电平转换模块与所述第三子模块连接,用于将所述第三子模块的接口电平转换为单端电平。
10.一种脉冲信号发生方法,其特征在于,所述方法包括:
生成基准时钟信号;
获取配置参数;
基于所述基准时钟信号生成与所述配置参数对应的脉冲信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉光迅科技股份有限公司,未经武汉光迅科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910786531.0/1.html,转载请声明来源钻瓜专利网。