[发明专利]一种多路可调电源在审

专利信息
申请号: 201910808568.9 申请日: 2019-08-29
公开(公告)号: CN110572025A 公开(公告)日: 2019-12-13
发明(设计)人: 蒋迪;李潇雨 申请(专利权)人: 电子科技大学
主分类号: H02M3/00 分类号: H02M3/00
代理公司: 51238 成都玖和知识产权代理事务所(普通合伙) 代理人: 胡琳梅
地址: 611731 四川省成*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 模拟电压 配置电路 数字控制 天线阵列 多路 内部逻辑电路 寄存器变量 按键电路 电路使用 电压转换 电源电路 接口电路 可调电压 可调电源 馈电系统 模拟电路 时钟电路 输入电压 数字电路 有效解决 输出 时钟源 按键 降压 按下 馈电 编程 程控 扫描 转换 配置
【权利要求书】:

1.一种多路可调电源,其特征在于,

包括FPGA芯片、电源电路、时钟电路、接口电路、配置电路和按键电路,所述电源电路、所述时钟电路、所述接口电路、所述配置电路和所述按键电路均与所述FPGA芯片电性连接;

所述FPGA芯片,用于向内部逻辑电路和PLL数字电路提供1.2V电压,向PLL模拟电路提供2.5V电压以及IO电压向每个电路提供1.2V、1.5V、1.8V、2.5V、3.0V或3.3V电压;

所述电源电路,用于将输入电压30V降压至5V,并将5V电压转换为供内部逻辑电路和PLL数字电路使用的1.2V电压、供PLL模拟电路使用的2.5V电压以及供每个电路使用的3.3V电压;

所述时钟电路,用于向所述FPGA芯片提供精准的时钟源;

所述接口电路,用于对所述FPGA芯片内容进行编程配置,并配置数字控制量;

所述配置电路,用于将所述FPGA芯片的数字控制量转换为模拟电压进行输出;

所述按键电路,用于扫描模拟电压,得出当前按下的按键值,然后对每一路的配置电路中的DAC寄存器变量进行赋值,输出需要的电压值。

2.如权利要求1所述的多路可调电源,其特征在于,

所述电源电路包括降压单元,所述降压单元包括30V电源端、电容C7、电容C8、电容C9、降压型管理电源芯片、电感器L1、肖特基二极管D1、5V电源端和电容C,所述电容C7、所述电容C8和所述电容C9的一端分别与所述30V电源输入端和所述降压型管理电源芯片的VIN端子电性连接,所述电容C7、所述电容C8和所述电容C9的另一端接地,所述电感器L1的一端与所述降压型管理电源芯片的OUT端和所述肖特基二极管D1的一端电性连接,所述电感器L1的另一端与所述降压型管理电源芯片的FB端、所述5V电源端和所述电容C的一端电性连接,所述电容C的另一端、所述降压型管理电源芯片的GND端和所述肖特基二极管D1的另一端均接地。

3.如权利要求2所述的多路可调电源,其特征在于,

所述电源电路还包括第一转换单元,所述第一转换单元包括稳压芯片、电容C11、3.3V电源端、电容C10、电容C12、电阻R1和发光二极管D2,所述稳压芯片的VIN端和所述电容C11的一端均与所述5V电源端电性连接,所述稳压芯片的Vo端与所述3.3V电源端电性连接,所述3.3V电源端分别与所述电容C10、所述电容C12和所述电阻R1的一端电性连接,所述电阻R1的另一端与所述发光二极管D2的正极端电性连接,所述发光二极管D2的负极端、所述稳压芯片的GND端、所述电容C10、所述电容C11和所述电容C12的另一端均接地。

4.如权利要求3所述的多路可调电源,其特征在于,

所述电源电路还包括第二转换单元,所述第二转换单元包括电容C5、2.5V电源端、电容C4和电容C6,所述电容C5的一端和所述稳压芯片的VIN端均与所述5V电源端电性连接,所述稳压芯片的Vo端与所述电容C4和所述2.5V电源端的一端电性连接,所述2.5V电源端的另一端与所述电容C6的一端电性连接,所述电容C6、所述电容C4、所述电容C5的另一端和所述稳压芯片的GND端均接地。

5.如权利要求4所述的多路可调电源,其特征在于,

所述电源电路还包括第三转换单元,所述第三转换单元包括电容C14、电容C13、1.2V电源端和电容C15,所述电容C14的一端和所述稳压芯片的VIN端均与所述5V电源端电性连接,所述稳压芯片的Vo端与所述电容C13和所述1.2V电源端的一端电性连接,所述1.2V电源端的另一端与所述电容C15的一端电性连接,所述电容C15、所述电容C13、所述电容14的另一端和所述稳压芯片的GND端均接地。

6.如权利要求2所述的多路可调电源,其特征在于,

所述时钟电路包括电容C3和有源晶振时钟,所述电容C3的一端分别与所述3.3V电源端和所述FPGA芯片电性连接,所述电容C3的另一端接地,所述FPGA芯片的CLK端与所述有源晶振时钟的OUT端电性连接,所述有源晶振时钟的GND端接地。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201910808568.9/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top