[发明专利]控制器、包括控制器的存储器系统及其操作方法有效
申请号: | 201910813336.2 | 申请日: | 2019-08-30 |
公开(公告)号: | CN111240585B | 公开(公告)日: | 2023-07-07 |
发明(设计)人: | 秦龙;韩承玉;闵善泓 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G06F3/06 | 分类号: | G06F3/06 |
代理公司: | 北京路浩知识产权代理有限公司 11002 | 代理人: | 张澜;李青 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 控制器 包括 存储器 系统 及其 操作方法 | ||
1.一种存储器系统,包括:
存储器装置,通过写入操作存储数据,并且通过读取操作将所存储的数据作为读取数据输出;
缓冲存储器,存储从所述存储器装置输出的所述读取数据;
控制器,控制所述存储器装置,使得所述存储器装置响应于从主机接收的读取请求而执行所述读取操作,并且控制所述缓冲存储器,使得所述读取数据被存储在所述缓冲存储器中,
其中,当所述读取请求对应于作为所述读取操作的异步读取操作时,所述控制器在所述存储器装置的所述读取操作完成之后分配所述缓冲存储器的部分区域作为用于所述读取数据的存储空间。
2.根据权利要求1所述的存储器系统,
其中所述控制器解析所述读取请求,并生成内部命令且对所述内部命令进行排队,并且
其中,当所述内部命令是对应于所述异步读取操作的异步读取命令时,在向所述缓冲存储器分配所述存储空间之前将所述异步读取命令输出到所述存储器装置。
3.根据权利要求2所述的存储器系统,其中,当所述读取请求对应于作为所述读取操作的正常读取操作时,所述控制器向所述缓冲存储器分配所述存储空间,并且控制所述存储器装置,使得所述存储器装置执行所述正常读取操作。
4.根据权利要求3所述的存储器系统,其中,当所述内部命令是对应于所述正常读取操作的正常读取命令时,所述控制器在向所述缓冲存储器分配所述存储空间之后将所述正常读取命令输出到所述存储器装置。
5.根据权利要求3所述的存储器系统,其中所述控制器包括:
处理器,通过解析所述读取请求来生成所述内部命令,并且通过对所述内部命令进行排队来生成命令队列;
主缓冲器控制电路,针对所述正常读取操作,向所述缓冲存储器分配用于存储所述读取数据的存储空间;
闪存控制电路,响应于所述命令队列而生成存储器命令,并且将所生成的存储器命令输出到所述存储器装置;以及
辅助缓冲器控制电路,针对所述异步读取操作,向所述缓冲存储器分配所述存储空间。
6.根据权利要求5所述的存储器系统,其中所述辅助缓冲器控制电路在所述存储器装置的所述读取操作完成之后向所述缓冲存储器分配所述存储空间。
7.根据权利要求1所述的存储器系统,其中所述异步读取操作包括平面交错操作或高速缓存读取操作。
8.一种存储器系统,包括:
存储器装置,存储数据,读取所存储的数据,并且输出读取数据;
缓冲存储器,存储从所述存储器装置接收的读取数据;以及
控制器,控制所述存储器装置,使得所述存储器装置响应于从主机接收的读取请求而执行读取操作,
其中所述控制器包括:
处理器,通过解析所述读取请求来生成内部命令,并且通过对所生成的内部命令进行排队来生成命令队列;
闪存控制电路,响应于所述命令队列将存储器命令输出到所述存储器装置;以及
辅助缓冲器控制电路,当所述内部命令是对应于作为所述读取操作的异步读取操作的异步读取命令时,在所述存储器装置响应于所述存储器命令而完成所述异步读取操作之后,向所述缓冲存储器分配用于存储所述读取数据的存储空间。
9.根据权利要求8所述的存储器系统,其中所述控制器进一步包括主缓冲器控制电路:当所述内部命令是对应于作为所述读取操作的正常读取操作的正常读取命令时,在所述闪存控制电路将所述存储器命令输出到所述存储器装置之前,向所述缓冲存储器分配所述存储空间。
10.根据权利要求8所述的存储器系统,其中所述异步读取操作包括平面交错操作或高速缓存读取操作。
11.根据权利要求8所述的存储器系统,其中所述缓冲存储器从所述存储器装置接收所述读取数据,将所述读取数据存储在所分配的存储空间中,并且将所述存储空间中存储的所述读取数据输出到所述主机。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910813336.2/1.html,转载请声明来源钻瓜专利网。