[发明专利]一种基于1553B总线的宇航数字混音装置有效
申请号: | 201910842932.3 | 申请日: | 2019-09-06 |
公开(公告)号: | CN110556124B | 公开(公告)日: | 2022-05-27 |
发明(设计)人: | 黄建青;戴志晃;陆彬;张蓓蕾;蔡非凡;吴晟 | 申请(专利权)人: | 上海航天测控通信研究所 |
主分类号: | G10L21/003 | 分类号: | G10L21/003;H04L12/40 |
代理公司: | 上海汉声知识产权代理有限公司 31236 | 代理人: | 胡晶 |
地址: | 201109 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 1553 总线 宇航 数字 装置 | ||
1.一种基于1553B总线的宇航数字混音装置,其特征在于,该装置用于将将接收的多路数字音频PCM信号进行数字复接处理,合并为一路数字音频混音信号,然后按更新的混音策略进行混音处理,混音处理完成后,再进行数字分接处理,并根据原路音频信号类型传输给各目标终端;
所述装置包括:
数据分复接电路、数字混音电路、1553B总线通信电路;所述数据分复接电路电连接所述数字混音电路,所述数字混音电路电连接所述1553B总线通信电路;
所述数据分复接电路用于将接收的多路数字音频PCM信号数据合路,以及将混音后的数字混音数据按数字音频PCM信号数据分路;
所述数字混音电路接收所述1553B总线通信电路的指令信息,根据指令信息更新混音策略,并利用混音策略对接收的数字音频PCM信号进行混音处理,
所述数字混音电路采用如下公式进行混音:
指令信息包括各路数字音频PCM信号的音量;混音后的数据为除自身输入音频数据外的其余各路输入的音频数据与其音量乘积之和;
同时将混音状态反馈给所述1553B总线通信电路;所述指令信息为各路数字音频的音量数据;
所述1553B总线通信电路控制并处理1553B总线上的数据传输,将总线指令信息传输给所述数字混音电路以及接收所述数字混音电路的混音状态反馈。
2.如权利要求1所述的基于1553B总线的宇航数字混音装置,其特征在于,所述1553B总线通信电路包括:1553B控制器和1553B变压器;所述1553B控制器为MIL-STD-1553B总线通讯控制器,用于1553B总线协议处理及通信控制,且配置有终端地址;所述1553B变压器设于所述1553B总线与1553B控制器之间。
3.如权利要求1所述的基于1553B总线的宇航数字混音装置,其特征在于,所述数据分复接电路与所述数字混音电路采用McASP接口连接。
4.如权利要求1所述的基于1553B总线的宇航数字混音装置,其特征在于,还包括音频AD/DA转换电路,所述音频AD/DA转换电路将接收的模拟音频信号转换为数字音频PCM信号传输给所述数据分复接电路,以及将数字音频PCM信号转换为模拟音频信号。
5.如权利要求4所述的基于1553B总线的宇航数字混音装置,其特征在于,所述音频AD/DA转换电路包括:信号调理电路和AD/DA转换器;所述信号调理电路用于对输入输出模拟音频信号进行信号调理;所述AD/DA转换器用以对音频信号进行模数/数模转换。
6.如权利要求1所述的基于1553B总线的宇航数字混音装置,其特征在于,还包括时钟源;所述时钟源包括FPGA时钟源、DSP时钟源以及1553B控制器时钟源;
所述FPGA时钟源为所述数据分复接电路提供全局时钟;
所述DSP时钟源为所述数字混音电路提供全局时钟;
所述1553B控制器时钟源为所述1553B控制器提供全局时钟。
7.如权利要求1所述的基于1553B总线的宇航数字混音装置,其特征在于,还包括存储器;所述存储器分别连接所述数据分复接电路、所述数字混音电路,用于存储数据分复接电路、数字混音电路的程序和运行数据。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海航天测控通信研究所,未经上海航天测控通信研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910842932.3/1.html,转载请声明来源钻瓜专利网。