[发明专利]高速放大器在审
申请号: | 201910902134.5 | 申请日: | 2014-08-28 |
公开(公告)号: | CN110649897A | 公开(公告)日: | 2020-01-03 |
发明(设计)人: | A·M·A·阿里;H·迪恩克 | 申请(专利权)人: | 美国亚德诺半导体公司 |
主分类号: | H03F1/48 | 分类号: | H03F1/48;H03F3/193;H03F3/195 |
代理公司: | 11038 中国国际贸易促进委员会专利商标事务所 | 代理人: | 汪晶晶 |
地址: | 美国马*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 电路 电感网络 晶体管 高速放大器 输出 极点频率 频率响应 源极节点 电容 非主导 减小 响应 | ||
本发明涉及高速放大器。一种电路可以包括与输出直接连接的一个以上的晶体管,以及电感网络。所述电感网络可以连接到至少一个晶体管的源极节点,以补偿输出的电容。因此,电路的响应时间可以减小,并且可以提高电路的非主导频率响应极点频率。
本申请是申请日为2014年8月28日、申请号为201410428319.4、发明名称为“高速放大器”的发明专利申请的分案申请。
背景技术
在放大器中,可能存在其频率值与gm/C成比例的非主导频率极点,其中gm是输出级的跨导,C是输出节点处的总电容(例如,C可以包括输出节点处负载的电容、输出节点本身的电容和寄生电容)。
对于高速应用,非主导极点需要被推出到高频。低的非主导极点频率能够导致差的相位裕度(欠阻尼行为)和低带宽。为了增加非主导极点的频率,放大器可设计成在放大器的输出级具有增加的电流以提高输出级的gm。然而,这会导致功耗增加。另外,由于gm/C本质上受制造工艺限制,所以增加的电流不足以增加输出级的非主导极点的频率。
因此,对于具有增加或改进的非主导极点频率且具有改进的带宽和调整时间的放大器存在需求,而无需增加输出级的电流。
附图说明
图1示出了根据本公开实施方案的电路。
图2示出了根据本公开实施方案的电路中的晶体管的剖视图。
图3示出了根据本公开实施方案的电路。
图4示出了根据本公开实施方案的电路中的晶体管的剖视图。
图5示出了根据本公开实施方案的电路。
图6示出了根据本公开实施方案的电路。
具体实施方式
根据图1所示的实施方案,电路100可以包括晶体管110、以及电感网络120。晶体管110可以在输出节点上输出以驱动负载140。电感网络120可以连接到晶体管110的源极节点以补偿输出节点的电容。
在图1中,电路100可以是放大器电路。晶体管110可以是PMOS(P型金属氧化物硅)晶体管。晶体管110可以具有连接到待放大的输入AC信号的栅极。驱动器130可以是与晶体管110串联地连接在电源VDD和GND之间的电流驱动器,以产生驱动负载140的输出节点。
可选地,晶体管110可以是配置为偏置通过放大器电路100的电流的电流驱动晶体管。在该情况下,驱动器130可以接收待放大的输入信号。
在上述构造中,晶体管110可以在其源极点上连接到VDD,在其漏极节点上连接到输出节点,并且与电感网络120串联连接到电源VDD。晶体管110可以使其源极节点连接到电感网络120,使得电感网络120补偿与输出节点和晶体管110相关联的电容。
通过将电感网络120在晶体管110的源极节点上与晶体管110串联连接,电路100采用例如与晶体管110串联的电感网络120。电感网络120的电感可有效地“关掉”输出节点处的电容(例如,包括负载电容、电路100输出节点的寄生电容),并且推出电路100的有效的非主导极点有效频率,或者产生具有更佳调整性能的复极点。电感网络120的最优值取决于电路支路(可以包括晶体管110和其他器件)中的电路100的gm2以及在电路100的输出节点处的总电容(C2)。电感网络120的电感值可以根据如下公式来确定:L=k C2/gm22,其中k是常数。电路100中的电感(L)、电容(C2)和有效电阻(1/gm2)可以形成并联(RLC)谐振电路,因为电感(L)、电容(C2)和有效电阻(1/gm2)中的每一项有效地并联连接在晶体管110中。因此,通过使用电感网络120,可以使得电路100的响应更快,并且可以提高电路100的非主导频率响应极点频率。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美国亚德诺半导体公司,未经美国亚德诺半导体公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910902134.5/2.html,转载请声明来源钻瓜专利网。