[发明专利]数据处理器、方法、芯片及电子设备在审
申请号: | 201910902845.2 | 申请日: | 2019-09-24 |
公开(公告)号: | CN110688087A | 公开(公告)日: | 2020-01-14 |
发明(设计)人: | 不公告发明人 | 申请(专利权)人: | 上海寒武纪信息科技有限公司 |
主分类号: | G06F7/523 | 分类号: | G06F7/523;G06N3/063 |
代理公司: | 11606 北京华进京联知识产权代理有限公司 | 代理人: | 孙岩 |
地址: | 200120 上海市浦*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 乘法运算电路 数据处理器 交换电路 输入端连接 输出端 乘累加运算 乘法运算 乘法运算结果 电子设备 一次累加 次运算 功耗 运算 芯片 申请 | ||
1.一种数据处理器,其特征在于,所述数据处理器包括:第一乘法运算电路、第二乘法运算电路以及部分积交换电路,所述第一乘法运算电路包括第一编码支路、第一选择支路以及第一压缩支路,所述第二乘法运算电路包括第二编码支路、第二选择支路以及第二压缩支路;所述第一乘法运算电路的输出端与所述部分积交换电路的第一输入端连接,所述部分积交换电路的第一输出端与所述第二乘法运算电路的第一输入端连接,所述第二乘法运算电路的输出端与所述部分积交换电路的第二输入端连接,所述部分积交换电路的第二输出端与所述第一乘法运算电路的输入端连接;
其中,所述第一编码支路用于对接收到的第一数据进行编码处理,得到符号位扩展后的第一部分积,所述第一选择支路用于从所述符号位扩展后的第一部分积中选择目标编码的第一部分积,所述第一压缩支路用于对所述目标编码的第一部分积进行压缩处理,得到第一目标运算结果,所述第二编码支路用于对接收到的第二数据进行编码处理,得到符号位扩展后的第二部分积,所述第二选择支路用于从所述符号位扩展后的第二部分积中选择目标编码的第二部分积,所述第二压缩支路用于对所述目标编码的第二部分积进行压缩处理,得到第二目标运算结果,所述部分积交换电路用于对所述符号位扩展后的第一部分积,以及所述符号位扩展后的第二部分积进行交换。
2.根据权利要求1所述的数据处理器,其特征在于,所述第一乘法运算电路和所述第二乘法运算电路中均包括第一输入端,用于接收功能选择模式信号;所述部分积交换电路中包括第三输入端,用于接收所述功能选择模式信号;所述功能选择模式信号用于确定所述数据处理器当前可处理的对应模式的数据运算。
3.根据权利要求1或2所述的数据处理器,其特征在于,所述部分积交换电路包括:功能选择模式信号输入端口、第一部分积输入端口、第一部分积输出端口、第二部分积输入端口以及第二部分积输出端口,所述功能选择模式信号输入端口用于接收所述功能选择模式信号,所述第一部分积输入端口用于接收所述第一乘法运算电路输入的需要交换的符号位扩展后的第一部分积,所述第一部分积输出端口用于输出所述符号位扩展后的第一部分积,所述第二部分积输出端口用于接收所述第二乘法运算电路输入的需要交换的符号位扩展后的第二部分积,所述第二部分积输出端口用于输出所述符号位扩展后的第二部分积。
4.根据权利要求1至3中任一项所述的数据处理器,其特征在于,所述第一乘法运算电路包括:第一修正编码子电路、第一部分积选择子电路以及第一修正压缩子电路,所述第一修正编码子电路的输出端与所述第一部分积选择子电路的第一输入端连接,所述第一部分积选择子电路的第二输入端与所述部分积交换电路的第二输出端连接,所述第一部分积选择子电路的输出端与所述第一修正压缩子电路的第一输入端连接;
所述第一修正编码子电路用于对接收到的所述第一数据进行布斯编码处理,得到所述符号位扩展后的第一部分积,所述第一部分积选择子电路用于接收所述部分积交换电路输出的所述符号位扩展后的第二部分积,并且对所述符号位扩展后的第一部分积进行选择,将接收到的所述符号位扩展后的第二部分积,以及选择后得到的所述符号位扩展后的第一部分积,作为所述目标编码的第一部分积输入至所述第一修正压缩子电路,所述第一修正压缩子电路用于对所述目标编码的第一部分积进行累加处理。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海寒武纪信息科技有限公司,未经上海寒武纪信息科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910902845.2/1.html,转载请声明来源钻瓜专利网。