[发明专利]一种滞回电压可调的比较器在审
申请号: | 201910911409.1 | 申请日: | 2019-09-25 |
公开(公告)号: | CN112564677A | 公开(公告)日: | 2021-03-26 |
发明(设计)人: | 孙德臣 | 申请(专利权)人: | 圣邦微电子(北京)股份有限公司 |
主分类号: | H03K5/24 | 分类号: | H03K5/24 |
代理公司: | 北京海虹嘉诚知识产权代理有限公司 11129 | 代理人: | 吴小灿 |
地址: | 100089 北京市海淀*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 回电 可调 比较 | ||
一种滞回电压可调的比较器,通过在比较器所具有的5个引脚的基础上增加一个滞回电压控制引脚,并使所述滞回电压控制引脚对应的第一开关电阻阵列和第二开关电阻阵列设置在比较器电路中,所述开关均为CMOS逻辑开关,所述电阻均为芯片内部电阻,能够通过选通开关电阻阵列中的电阻确定滞回电压值,从而实现对比较器滞回电压的有效调整以消除固定滞回电压设计对比较器应用范围的制约。
技术领域
本发明涉及比较器技术,特别是一种滞回电压可调的比较器,通过在比较器所具有的5个引脚的基础上增加一个滞回电压控制引脚,并使所述滞回电压控制引脚对应的第一开关电阻阵列和第二开关电阻阵列设置在比较器电路中,所述开关均为CMOS逻辑开关,所述电阻均为芯片内部电阻,能够通过选通开关电阻阵列中的电阻确定滞回电压值,从而实现对比较器滞回电压的有效调整以消除固定滞回电压设计对比较器应用范围的制约。
背景技术
在比较器的应用中,为了提高信号处理的抗干扰能力,会选择滞回比较器。这种比较器是通过损失比较器的灵敏度而提高抗干扰能力的。一般的设计是将比较器设计成正反馈回路,从而产生滞回功能。正反馈滞回比较器可以分为内部滞回结构和外部滞回结构。外部滞回结构是通过比较器的正向输入端与输出端串联接入反馈电阻,信号输入端与比较器正向输入端接入输入电阻构成外部正反馈结构。而内部滞回结构是在比较器芯片的内部加入正反馈的设计,反馈量包括电压反馈或电流反馈。外部正反馈滞回比较器的优点是可以由比较器的使用者自由的选择反馈电阻和输入电阻的阻值来设计滞回电压的大小,其缺点是需要两个外围器件即两个外围电阻,这在应用中提高了成本。而现有的内部滞回比较器芯片,一般只有一个固定滞回电压的设计。当将滞回电压设计过低,在较大的干扰信号处理过程中,会出现伪脉冲;而将滞回电压设计过高,在需要灵敏信号处理过程应用中又无法应用,使比较器的应用范围受到了制约。本发明人认为,如果在比较器所具有的5个引脚的基础上增加一个滞回电压控制引脚,并使所述滞回电压控制引脚对应的第一开关电阻阵列和第二开关电阻阵列设置在比较器电路中,所述开关均为CMOS逻辑开关,所述电阻均为芯片内部电阻,就能够通过选通开关电阻阵列中的电阻确定滞回电压值,从而实现对比较器滞回电压的有效调整以消除固定滞回电压设计对比较器应用范围的制约。有鉴于此,本发明人完成了本发明。
发明内容
本发明针对现有技术中存在的缺陷或不足,提供一种滞回电压可调的比较器,通过在比较器所具有的5个引脚的基础上增加一个滞回电压控制引脚,并使所述滞回电压控制引脚对应的第一开关电阻阵列和第二开关电阻阵列设置在比较器电路中,所述开关均为CMOS逻辑开关,所述电阻均为芯片内部电阻,能够通过选通开关电阻阵列中的电阻确定滞回电压值,从而实现对比较器滞回电压的有效调整以消除固定滞回电压设计对比较器应用范围的制约。
本发明的技术方案如下:
一种滞回电压可调的比较器,其特征在于,包括滞回电压控制单元,所述滞回电压控制单元包括第一开关电阻阵列和第二开关电阻阵列,所述开关均为CMOS逻辑开关,所述电阻均为芯片内部电阻,比较器滞回电压值通过选通开关电阻阵列中的电阻确定。
包括正输入端,负输入端,比较器输出端,正电源端,负电源端,以及滞回电压控制端。
所述第一开关电阻阵列具有第一接入端和第一接出端,所述第二开关电阻阵列具有第二接入端和第二接出端,所述接入端与所述接出端之间并联着若干个开关和与所述若干个开关以一对一的方式串联的若干个电阻。
所述第一接入端和第一接出端之间设置有第一短路开关,所述第二接入端和第二接出端之间设置有第二短路开关。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于圣邦微电子(北京)股份有限公司,未经圣邦微电子(北京)股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910911409.1/2.html,转载请声明来源钻瓜专利网。