[发明专利]一种显示模组及其控制方法、显示驱动电路、电子设备在审
申请号: | 201910923433.7 | 申请日: | 2019-09-25 |
公开(公告)号: | CN110675816A | 公开(公告)日: | 2020-01-10 |
发明(设计)人: | 刘俊彦;韦育伦;朱家庆 | 申请(专利权)人: | 华为技术有限公司 |
主分类号: | G09G3/3208 | 分类号: | G09G3/3208 |
代理公司: | 11274 北京中博世达专利商标代理有限公司 | 代理人: | 贾莹 |
地址: | 518129 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 复位晶体管 选通电路 亚像素 显示屏 初始电压 显示模组 像素电路 驱动组 数据电压写入阶段 显示驱动电路 驱动晶体管 显示驱动器 电子设备 发光阶段 发光器件 复位阶段 屏闪现象 显示图像 输出 刷新率 行矩阵 电容 减小 耦接 申请 | ||
1.一种显示模组,其特征在于,包括显示屏、显示驱动电路以及至少一个驱动组;
显示屏包括M行矩阵形式排列的亚像素;每个亚像素的像素电路包括驱动晶体管、第一复位晶体管、第一电容以及发光器件;其中,M≥2,M为正整数;
所述第一复位晶体管的第一极与所述驱动晶体管的栅极、所述第一电容的第一端相耦接;所述第一电容的第二端与第一电源电压输入端相耦接;所述驱动晶体管的第一极与所述第一电源电压输入端,及所述显示驱动电路的数据电压输出端口相耦接,所述驱动晶体管的第二极与所述发光器件相耦接;其中,所述第一复位晶体管的第一极为源极第二极为漏极,或者所述第一复位晶体管的第一极为漏极第二极为源极;所述驱动晶体管的第一极为源极第二极为漏极,或者所述驱动晶体管的第一极为漏极第二极为源极;所述第一电源电压输入端用于输入第一电源电压,所述数据电压输出端口用于输出数据电压;
每个所述驱动组包括M个选通电路;每个所述选通电路与所述显示驱动电路相耦接,用于接收所述显示驱动电路输出的第一初始电压Vint1、第二初始电压Vint2;其中,|Vint2|>|Vint1|;
第N个选通电路与第N行亚像素的像素电路中的所述第一复位晶体管的第二极相耦接;所述选通电路还用于在所述像素电路处于复位阶段以及数据电压写入阶段时,向所述第一复位晶体管的第二极输出所述第二初始电压Vint2,并用于在所述像素电路处于发光阶段时,向所述第一复位晶体管的第二极输出所述第一初始电压Vint1;其中,1≤N≤M,N为正整数;
所述复位阶段为所述第一复位晶体管导通的阶段;所述数据电压写入阶段为所述数据电压施加于所述驱动晶体管第一极的阶段;所述发光阶段为所述发光器件发光的阶段。
2.根据权利要求1所述的显示模组,其特征在于,所述显示屏还包括M条第一初始电压线;其中,第N条所述第一初始电压线与第N行亚像素的像素电路中的所述第一复位晶体管的第二极相耦接;
每个所述选通电路包括第一选通晶体管和第二选通晶体管;
第N个所述选通电路中的所述第一选通晶体管的第一极与所述显示驱动电路相耦接,所述第一选通晶体管的第二极与第N条所述第一初始电压线相耦接,所述第一选通晶体管的栅极用于接收第一选通信号;
第N个所述选通电路中的所述第二选通晶体管的第一极与所述显示驱动电路相耦接,所述第二选通晶体管的第二极与第N条所述第一初始电压线相耦接,所述第二选通晶体管的栅极用于接收第二选通信号,所述第二选通信号为所述第一选通信号的反相信号;
所述第一选通晶体管的第一极为源极第二极为漏极,或者所述第一选通晶体管的第一极为漏极第二极为源极;所述第二选通晶体管的第一极为源极第二极为漏极,或者所述第二选通晶体管的第一极为漏极第二极为源极。
3.根据权利要求2所述的显示模组,其特征在于,所述显示驱动电路具有至少一个第一信号端和至少一个第二信号端;所述第一信号端输出所述第一初始电压Vint1;所述第二信号端输出所述第二初始电压Vint2;
所述第一选通晶体管的第一极与所述第一信号端相耦接;所述第二选通晶体管的第一极与所述第二信号端相耦接。
4.根据权利要求2或3所述的显示模组,其特征在于,所述像素电路还包括第二复位晶体管;
所述第二复位晶体管的栅极与所述第一复位晶体管的栅极相耦接;所述第二复位晶体管的第一极与所述发光器件相耦接;
第N行亚像素的像素电路中的第二复位晶体管的第二极与第N条所述第一初始电压线相耦接;
所述第二复位晶体管的第一极为源极第二极为漏极,或者所述第二复位晶体管的第一极为漏极第二极为源极。
5.根据权利要求3所述的显示模组,其特征在于,所述显示屏还包括M条第二初始电压线;所述像素电路还包括第二复位晶体管;
所述第二复位晶体管的栅极与所述第一复位晶体管的栅极相耦接;所述第二复位晶体管的第一极与所述发光器件相耦接;第N行亚像素的像素电路中的第二复位晶体管的第二极与第N条所述第二初始电压线相耦接;
所述第二初始电压线还与所述显示驱动电路的所述第二信号端相耦接;
所述第二复位晶体管的第一极为源极第二极为漏极,或者所述第二复位晶体管的第一极为漏极第二极为源极。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司,未经华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910923433.7/1.html,转载请声明来源钻瓜专利网。