[发明专利]控制器及存储器系统在审
申请号: | 201910930413.2 | 申请日: | 2019-09-29 |
公开(公告)号: | CN111352765A | 公开(公告)日: | 2020-06-30 |
发明(设计)人: | 金到训 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G06F11/10 | 分类号: | G06F11/10;G11C29/42 |
代理公司: | 北京路浩知识产权代理有限公司 11002 | 代理人: | 赵赫;赵永莉 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 控制器 存储器 系统 | ||
1.一种控制器,包括:
错误校正码编码器,即ECC编码器,将第一奇偶校验添加到数据中以生成数据集,并且对所述数据集进行编码以生成第一奇偶校验数据集;
缓冲器,临时存储所述第一奇偶校验数据集;
ECC解码器,对从所述缓冲器接收的所述第一奇偶校验数据集进行解码,以生成经解码数据集;
第一校验器,对所述经解码数据集执行低密度奇偶校验编码,即LDPC编码,以生成添加第二奇偶校验的LDPC数据集;以及
第二校验器,对包括所述第一奇偶校验和所述第二奇偶校验的所述LDCP数据集执行校正子校验操作。
2.根据权利要求1所述的控制器,其中所述缓冲器包括易失性存储器或非易失性存储器。
3.根据权利要求1所述的控制器,其中所述第一校验器通过将所述经解码数据集乘以生成矩阵来执行所述LDPC编码。
4.根据权利要求1所述的控制器,其中所述第二校验器根据所述校正子校验操作的结果来确定所述校正子校验操作是通过还是失败。
5.根据权利要求4所述的控制器,其中所述第二校验器通过将奇偶校验矩阵乘以所述LDPC数据集来计算校正子向量来执行所述校正子校验操作。
6.根据权利要求5所述的控制器,其中所述第二校验器确定当所述校正子向量的所有位为“0”时所述校正子校验操作通过,并且当所述校正子向量中包括至少一个位“1”时所述校正子校验操作失败。
7.根据权利要求6所述的控制器,其中所述第二校验器:
当所述校正子校验操作通过时,将所述LDPC数据集传送到存储器装置;并且
当所述校正子校验操作失败时,搜索校验节点值,使所述校正子向量的所有位变为“0”。
8.一种控制器,包括:
主机控制器,对从主机接收的第一数据进行加密,向经加密数据添加奇偶校验,并对所述经加密数据进行编码;
第一缓冲器,临时存储从所述主机控制器输出的所述经加密数据;以及
存储器控制器,将附加奇偶校验添加到从所述第一缓冲器输出的所述经加密数据中,以执行错误校验操作,
其中当未发现错误时,所述存储器控制器将经错误校验的数据作为第二数据而输出。
9.根据权利要求8所述的控制器,其中所述主机控制器包括:
外部循环冗余校验编码器,即CRC编码器,将第一奇偶校验添加到所述第一数据以生成第一奇偶校验数据集;
加密编码器,对所述第一奇偶校验数据集进行加密以输出经加密数据集;以及
第一ECC编码器,向所述经加密数据集添加第二奇偶校验,对添加了奇偶校验的所述经加密数据集进行编码以生成第二奇偶校验数据集,并且将所述第二奇偶校验数据集作为所述经加密数据而输出到所述第一缓冲器。
10.根据权利要求8所述的控制器,其中所述第一缓冲器包括易失性存储器或非易失性存储器。
11.根据权利要求10所述的控制器,其中所述存储器控制器包括:
第一ECC解码器,对从所述第一缓冲器接收的所述第二奇偶校验数据集进行解码;
第一校验器,对所述经解码数据集执行LDPC编码,以生成添加LDPC奇偶校验的LDPC数据集;以及
第二校验器,对包括所述第一奇偶校验、所述第二奇偶校验和所述LDPC奇偶校验的LDPC数据集执行校正子校验操作。
12.根据权利要求11所述的控制器,其中所述第二校验器:
当所述校正子校验操作通过时,输出所述LDPC数据集作为所述第二数据;并且
当所述校正子校验操作失败时,改变校验节点值,直到所述校正子校验操作通过。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910930413.2/1.html,转载请声明来源钻瓜专利网。