[发明专利]半导体装置的缓冲电路在审
申请号: | 201910949857.0 | 申请日: | 2019-10-08 |
公开(公告)号: | CN111355480A | 公开(公告)日: | 2020-06-30 |
发明(设计)人: | 洪基汶 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | H03K19/0185 | 分类号: | H03K19/0185 |
代理公司: | 北京弘权知识产权代理事务所(普通合伙) 11363 | 代理人: | 许伟群;郭放 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 半导体 装置 缓冲 电路 | ||
1.一种缓冲电路,包括:
电流模式电路,其被配置为:
通过根据输入信号而转换电流路径来产生输出信号,以及
通过根据补偿信号的电平而调节电流量来校正所述输出信号的摆动宽度;和补偿信号发生电路,其被配置为:
检测所述输出信号的摆动宽度变化,以及
根据检测到的摆动宽度来产生用于校正所述输出信号的摆动宽度以符合目标值的补偿信号。
2.根据权利要求1所述的缓冲电路,其中,所述电流模式电路包括:
第一电流吸收器,其被配置为根据偏置信号而调节所述电流量;以及
第二电流吸收器,其被配置为根据所述补偿信号而调节所述电流量,其中所述第二电流吸收器与所述第一电流吸收器并联耦接。
3.根据权利要求1所述的缓冲电路,其中,所述电流模式电路包括:
第一电阻器,其与电源端子耦接;
第二电阻器,其与所述第一电阻器并联地与所述电源端子耦接;
第一晶体管,其与所述第一电阻器耦接,并且被配置为根据所述输入信号的第一输入信号进行操作;
第二晶体管,其与所述第二电阻器耦接,并且被配置为根据所述输入信号中的与所述第一输入信号不同的第二输入信号进行操作;
第一电流吸收器,其具有与所述第一晶体管和所述第二晶体管共同耦接的一端,且被配置为根据偏置信号而调节所述电流量;以及
第二电流吸收器,其具有与所述第一晶体管和所述第二晶体管共同耦接的一端,且被配置为根据所述补偿信号而调节所述电流量,其中所述第二电流吸收器与所述第一电流吸收器并联。
4.根据权利要求1所述的缓冲电路,其中,所述补偿信号发生电路还被配置为:
当所述摆动宽度增大时,减小所述补偿信号的电平;以及
当所述摆动宽度减小时,增大所述补偿信号的电平。
5.根据权利要求1所述的缓冲电路,其中,所述补偿信号发生电路包括:
第一晶体管,其与电源端子耦接,并且被配置为根据所述输出信号的第一输出信号进行操作;
第二晶体管,其与所述电源端子耦接,并且被配置为根据所述输出信号中的与所述第一输出信号不同的第二输出信号进行操作,其中所述第二晶体管与所述第一晶体管并联耦接;以及
电流源,其具有与所述第一晶体管和所述第二晶体管共同耦接的一端,
其中,与所述第二晶体管和所述电流源耦接的节点的电压被输出作为所述补偿信号。
6.根据权利要求1所述的缓冲电路,其中,所述电流模式电路还被配置为根据在半导体装置的激活模式期间被激活的第一使能信号而被激活。
7.根据权利要求6所述的缓冲电路,其中,所述补偿信号发生电路还被配置为根据所述第一使能信号和选项信号而被激活。
8.一种缓冲电路,包括:
第一电流模式电路,其被配置为:
通过根据具有不同相位的多个输入信号之中的第一输入信号和第二输入信号而转换电流路径来产生第一输出信号和第二输出信号;以及
通过根据补偿信号的电平而调节第一电流量来校正所述第一输出信号和所述第二输出信号的摆动宽度;第二电流模式电路,其被配置为:
通过根据所述多个输入信号之中的第三输入信号和第四输入信号而转换电流路径来产生第三输出信号和第四输出信号;以及
通过根据所述补偿信号的电平而调节第二电流量来校正所述第三输出信号和所述第四输出信号的摆动宽度;和
补偿信号发生电路,其被配置为:
检测所述第一输出信号、所述第二输出信号、所述第三输出信号和所述第四输出信号的摆动宽度变化;以及
根据检测到的摆动宽度来产生用于校正所述第一输出信号、所述第二输出信号、所述第三输出信号和所述第四输出信号的摆动宽度以符合目标值的补偿信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910949857.0/1.html,转载请声明来源钻瓜专利网。