[发明专利]用于将电压提供到其间安置有时钟信号线的导电线的设备及方法有效
申请号: | 201910955877.9 | 申请日: | 2019-10-09 |
公开(公告)号: | CN111028871B | 公开(公告)日: | 2023-10-20 |
发明(设计)人: | 北川胜浩;山下彰;村井周一;中村耕平 | 申请(专利权)人: | 美光科技公司 |
主分类号: | G11C5/14 | 分类号: | G11C5/14;G11C11/4063 |
代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 王龙 |
地址: | 美国爱*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 电压 提供 其间 安置 时钟 信号线 导电 设备 方法 | ||
本发明揭示用于将电压提供到其间安置有时钟信号线的导电线的设备及方法。提供到所述导电线的电压可为所述时钟信号线上的时钟信号提供对于所述时钟信号的时钟边缘中的至少一些时钟边缘为相对相同的电压条件。具有相同电压条件可缓解当时钟信号从低时钟电平转变到高时钟电平时因不同电压影响在所述时钟信号之间所致的定时/相位变化。
技术领域
本发明涉及用于将电压提供到导电线的设备及方法,特定来说,用于将电压提供到之间安置有时钟信号线的导电线的设备及方法。
背景技术
半导体存储器在许多电子系统中用于存储可在稍后时间被检索的数据。由于对电子系统更快、具有更大数据容量且消耗更少电力的需求增长,因此已不断地开发可更快地被存取、存储更多数据且使用更少电力的半导体存储器来满足变化的需要。开发的一部分包含形成用于控制及存取半导体存储器的新规范,其中所述规范从一代到下一代的改变针对于改进电子系统中的存储器的性能。
半导体存储器一般通过向存储器提供命令信号、地址信号、时钟信号来受控制。所述各种信号可由存储器控制器(举例来说)提供。所述命令信号可控制半导体存储器执行各种存储器操作,举例来说,从存储器检索数据的读取操作及将数据存储到存储器的写入操作。可以相对于存储器接收相关联命令的已知定时在控制器与存储器之间提供数据。所述已知定时通常由延时信息界定。所述延时信息可由系统时钟信号CK及CKF的时钟循环数目界定。
关于新开发的存储器,所述存储器可具备用于将命令信号及地址信号定时的系统时钟信号,举例来说,且进一步具备用于将由存储器提供的读取数据定时且用于将提供到存储器的写入数据定时的数据时钟信号。所述存储器还可将时钟信号提供到控制器以用于将提供到控制器的数据的提供定时。提供到存储器的时钟信号还可改变时钟频率,举例来说,在较高速度操作是合意的时具有相对高时钟频率,且在较低速度操作是可接受的时具有相对低时钟频率。
提供到存储器的时钟信号用于提供在操作期间控制各种电路的定时的内部时钟。在操作期间电路的定时可为关键的,且时钟信号的定时的偏差可导致错误操作。对于较高频率时钟信号可能尤其如此,其中甚至相对小的定时偏差也会产生问题。
定时偏差可由各种条件(举例来说,内部时钟信号在从一个内部电路提供到另一内部电路时的不同电压条件)导致。所述不同电压条件可导致内部时钟信号中的一或多者的定时相对于其它内部时钟信号有所偏差。在发生内部时钟信号的此些定时偏差的情况下,受内部时钟信号控制的电路可能未恰当地操作且导致错误操作。因此,用于使内部时钟信号具备经减少定时偏差的方法可为合意的。
发明内容
本申请案的一个方面针对于一种设备,其包括:第一导电线及第二导电线;上面提供有多个时钟信号的多个信号线,所述多个信号线安置于所述第一导电线与所述第二导电线之间;多个时钟驱动器,其各自耦合到所述信号线中的相应一者且经配置以将所述多个时钟信号中的相应一者提供到所述信号线中的所述相应一者;及耦合到所述第一导电线的第一屏蔽电路及耦合到所述第二导电线的第二屏蔽电路,所述第一屏蔽电路经配置以将第一电压提供到所述第一导电线且所述第二屏蔽电路经配置以将第二电压提供到所述第二导电线,其中当所述多个时钟驱动器正将所述多个时钟信号提供到所述多个信号线时,由所述第一屏蔽电路提供的所述第一电压为不同于由所述第二屏蔽电路提供的所述第二电压的电压。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美光科技公司,未经美光科技公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910955877.9/2.html,转载请声明来源钻瓜专利网。