[发明专利]基于SRIO交换芯片的数据交换系统在审
申请号: | 201910967505.8 | 申请日: | 2019-10-12 |
公开(公告)号: | CN110691044A | 公开(公告)日: | 2020-01-14 |
发明(设计)人: | 肖红;叶井红 | 申请(专利权)人: | 四川赛狄信息技术股份公司 |
主分类号: | H04L12/931 | 分类号: | H04L12/931 |
代理公司: | 51220 成都行之专利代理事务所(普通合伙) | 代理人: | 李英 |
地址: | 610000 四*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 交换模块 连接器 存储模块 接口模块 千兆网络接口 数据交换系统 数据交换效率 连接器连接 路由表配置 参考时钟 电源模块 工作数据 时序控制 时钟模块 数据交换 数据通信 大容量 低延迟 时钟模 复位 译码 存储 外部 应用 | ||
1.基于SRIO交换芯片的数据交换系统,其特征在于,包括PowerPC模块、CPLD模块、SRIO交换模块、存储模块、时钟模块、电源模块、接口模块和VPX连接器,SRIO交换模块与VPX连接器连接,通过VPX连接器与外部进行数据通信,SRIO交换模块设有两片SRIO交换芯片,用于进行数据包交换处理,每片均提供12路SRIO 1X对外通信接口,同时,片间3路SRIO 4X接口对联,PowerPC模块与SRIO交换模块对接,用于对两片SRIO交换芯片进行路由表配置,CPLD模块分别与PowerPC模块和SRIO交换模块对接,用于完成时序控制、译码和复位工作,接口模块与PowerPC模块对接,用于提供一路千兆网络接口和一路RS232接口,千兆网络接口用于PowerPC模块与外部的指令交互,RS232接口用于PowerPC模块的软件调试,存储模块用于存储PowerPC模块的工作数据,时钟模块用于为PowerPC模块、CPLD模块和SRIO交换模块提供参考时钟,电源模块用于为系统提供工作电源。
2.根据权利要求1所述的基于SRIO交换芯片的数据交换系统,其特征在于,所述PowerPC模块采用P2020NXE2KHC型处理芯片,所述CPLD模块采用EPM2210F324I5N型处理芯片。
3.根据权利要求2所述的基于SRIO交换芯片的数据交换系统,其特征在于,接口模块包括88E1111型PHY和MAX3232型驱动器,PowerPC模块的GMII接口经过PHY连接一个RJ45对外接口,PowerPC模块的一个UART接口通过MAX3232型驱动器连接一个RS232对外接口。
4.根据权利要求2所述的基于SRIO交换芯片的数据交换系统,其特征在于,PowerPC模块的Local Bus总线连接到CPLD模块上,并在CPLD模块上挂载有NAND FLASH和NOR FLASH存储芯片,NAND FLASH和NOR FLASH存储芯片均接入Local Bus总线。
5.根据权利要求1所述的基于SRIO交换芯片的数据交换系统,其特征在于,所述SRIO交换芯片为80HCPS1848型交换芯片。
6.根据权利要求1所述的基于SRIO交换芯片的数据交换系统,其特征在于,所述存储模块包括4片MT41K512M16HA型DDR3存储芯片。
7.根据权利要求1所述的基于SRIO交换芯片的数据交换系统,其特征在于,所述时钟模块包括25MHz晶振、100MHz晶振、125MHz晶振、2片ICS8304AMILF型时钟驱动芯片和1片841664AGILF型时钟驱动芯片,其中一片ICS8304AMILF型时钟驱动芯片连接25MHz晶振提供25MHz单端参考时钟,另一片ICS8304AMILF型时钟驱动芯片连接100MHz晶振提供100MHz单端参考时钟,125MHz晶振单独产生一路125.00MHz单端时钟,841664AGILF型时钟驱动芯片连接25MHz晶振提供1路125.00MHz、2路156.25MHz的差分参考时钟。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于四川赛狄信息技术股份公司,未经四川赛狄信息技术股份公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910967505.8/1.html,转载请声明来源钻瓜专利网。