[发明专利]一种基于FPGA的cml接口相机测试平台在审
申请号: | 201910990808.1 | 申请日: | 2019-10-18 |
公开(公告)号: | CN112689144A | 公开(公告)日: | 2021-04-20 |
发明(设计)人: | 白志强;李战行;于云翔;顾健;张建平;孙东芳;张广月;杜海亮;王茂义 | 申请(专利权)人: | 北京华航无线电测量研究所 |
主分类号: | H04N17/00 | 分类号: | H04N17/00 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 100013 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 fpga cml 接口 相机 测试 平台 | ||
1.一种基于FPGA的cml接口相机测试平台,其特征在于,包括带有GTX接口的FPGA芯片、FT602芯片和USB接口;
FPGA内部编写逻辑实现IIC接口功能,实现FPGA与FT602间的IIC接口通信;
FPGA按照FT602配置指令将相机输出的高速串行数据转换为并行数据,并进行解析提取数据,写入FIFO;
FT602芯片控制FPGA将图像数据读出,按照UVC协议添加帧头帧尾,送给FT602芯片,FT602芯片通过USB接口输出。
2.根据权利要求1所述的一种基于FPGA的cml接口相机测试平台,其特征在于,所述FPGA芯片为xilinx 7系列FPGA芯片,FPGA利用7 series Transfer Wizard IP核将相机输出的高速串行数据转换为并行数据。
3.根据权利要求2所述的一种基于FPGA的cml接口相机测试平台,其特征在于,FPGA逻辑编写状态机,监测K28.5码,利用监测到的K28.5码进行图像数据同步,将并行图像数据提取出来。
4.根据权利要求1或3所述的一种基于FPGA的cml接口相机测试平台,其特征在于,FPGA内部编写逻辑,将提取出来的并行图像数据以像素时钟写入FIFO,FT602芯片控制FPGA以FT602_FIFO_CLK将图像数据读出。
5.根据权利要求1所述的一种基于FPGA的cml接口相机测试平台,其特征在于,PC机通过USB数据线连接FT602,在PC端按照CML接口相机输出的视频参数配置图像大小、帧频,以及FT602通道个数、FIFO深度参数,FT602接收到PC设置的参数后通过IIC接口将参数传递给FPGA。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京华航无线电测量研究所,未经北京华航无线电测量研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910990808.1/1.html,转载请声明来源钻瓜专利网。