[发明专利]像素结构、像素矩阵、以及相关的驱动方法有效
申请号: | 201910993695.0 | 申请日: | 2019-10-18 |
公开(公告)号: | CN110596926B | 公开(公告)日: | 2022-04-26 |
发明(设计)人: | 郑玮铭;李锡烈 | 申请(专利权)人: | 友达光电股份有限公司 |
主分类号: | G02F1/133 | 分类号: | G02F1/133;G02F1/1343;G02F1/1362;G09G3/36 |
代理公司: | 隆天知识产权代理有限公司 72003 | 代理人: | 聂慧荃;闫华 |
地址: | 中国台*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 像素 结构 矩阵 以及 相关 驱动 方法 | ||
1.一种像素结构,其包含:
一开关元件,耦接于一扫描线和一数据线;
一第一电极,包含:
两个第一主干部,实质上平行于该数据线的延伸方向;
一梁部,耦接于该两个第一主干部之间;以及
两个连接部,耦接于该两个第一主干部之间,其中该梁部与该两个连接部实质上平行于该扫描线的延伸方向,且该梁部位于该两个连接部之间;以及
一第二电极,包含:
一第二主干部,实质上平行于该数据线的延伸方向;
多个分支部,对称地耦接于该第二主干部;以及
两个延伸部,实质上平行于该数据线的延伸方向,其中该两个延伸部各自耦接于所述多个分支部的至少其中两者。
2.如权利要求1所述的像素结构,其中,该梁部包含:
两个几何结构,分别耦接于该两个第一主干部,其中该两个几何结构互相耦接;
其中,该两个几何结构各自的宽度在靠近该第二主干部的方向上渐减。
3.如权利要求1所述的像素结构,其中,所述多个分支部中的两者位于该两个连接部的其中一者与该梁部之间,
其中,所述多个分支部中的该两者对称地耦接于该第二主干部。
4.如权利要求1所述的像素结构,其中,所述多个分支部的每一者的宽度在远离该第二主干部的方向上渐增。
5.如权利要求4所述的像素结构,其中,所述多个分支部的每一者的形状为梯形。
6.一种像素矩阵,其包含:
多个数据线,沿着一第一方向延伸;
多个扫描线,沿着一第二方向延伸;以及
多个像素结构,其中每个像素结构包含:
一开关元件,耦接于该扫描线和该数据线;
一第一电极,包含:
两个第一主干部,实质上平行于该第一方向;
一梁部,耦接于该两个第一主干部之间;以及
两个连接部,耦接于该两个第一主干部之间,其中该梁部与该两个连接部实质上平行于该第二方向,且该梁部位于该两个连接部之间;以及
一第二电极,包含:
一第二主干部,实质上平行于该第一方向;
多个分支部,对称地耦接于该第二主干部;以及
两个延伸部,实质上平行于该第一方向,其中该两个延伸部各自耦接于所述多个分支部的至少其中两者,
另包含多条共同电压线,其中所述多条共同电压线实质上平行于该第二方向,
其中所述多个像素结构形成实质上平行于该第二方向的多列,且同一列中的像素结构共同耦接于所述多条共同电压线的其中一者,
其中该同一列中两个相邻的像素结构的两个第一电极互相耦接,
其中分别位于不同列中的两个像素结构的两个第一电极互相电性隔离。
7.一种像素矩阵,其包含:
多个数据线,沿着一第一方向延伸;
多个扫描线,沿着一第二方向延伸;以及
多个像素结构,其中每个像素结构包含:
一开关元件,耦接于该扫描线和该数据线;
一第一电极,包含:
两个第一主干部,实质上平行于该第一方向;
一梁部,耦接于该两个第一主干部之间;以及
两个连接部,耦接于该两个第一主干部之间,其中该梁部与该两个连接部实质上平行于该第二方向,且该梁部位于该两个连接部之间;以及
一第二电极,包含:
一第二主干部,实质上平行于该第一方向;
多个分支部,对称地耦接于该第二主干部;以及
两个延伸部,实质上平行于该第一方向,其中该两个延伸部各自耦接于所述多个分支部的至少其中两者,
另包含多条共同电压线,其中所述多条共同电压线实质上平行于该第一方向,
其中所述多个像素结构形成实质上平行于该第一方向的多行,且同一行中的像素结构共同耦接于所述多条共同电压线的其中一者,
其中该同一行中相邻的两个像素结构的两个第一电极互相耦接,
其中分别位于不同行中的两个像素结构的两个第一电极互相电性隔离。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于友达光电股份有限公司,未经友达光电股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910993695.0/1.html,转载请声明来源钻瓜专利网。