[发明专利]指令获取方法、装置、计算机设备和存储介质有效
申请号: | 201911014832.8 | 申请日: | 2019-10-24 |
公开(公告)号: | CN110851182B | 公开(公告)日: | 2021-12-03 |
发明(设计)人: | 龙树生;刘泽权;张锦华 | 申请(专利权)人: | 珠海市杰理科技股份有限公司 |
主分类号: | G06F9/38 | 分类号: | G06F9/38;G06F9/30 |
代理公司: | 广州华进联合专利商标代理有限公司 44224 | 代理人: | 曹瀚青 |
地址: | 519000 广*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 指令 获取 方法 装置 计算机 设备 存储 介质 | ||
本申请涉及一种指令获取方法、装置、计算机设备和存储介质。所述方法包括:预测获得跳转指令对应的预测跳转指令地址;若指令缓存数据中不存在与预测跳转指令地址相同的跳转指令地址,则当获得跳转指令的跳转信息时,若跳转信息包含跳转指令的目标跳转地址,且指令缓存数据中存在与目标跳转地址相同的第一跳转地址,则从指令缓存数据中获取与第一跳转地址对应的第一相关指令,根据第一跳转地址和第一相关指令,确定第一后续指令地址;从cache缓存数据中获取第一后续指令地址对应的第一后续指令;将第一相关指令和第一后续指令,按照相应的地址顺序排列于跳转指令后,组织第一指令流水线。采用本方法能够减少处理器指令访问的延时。
技术领域
本申请涉及计算机技术领域,特别是涉及一种指令获取方法、装置、计算机设备和存储介质。
背景技术
现代计算机系统中,随着CPU时钟频率的不断提高,CPU流水线级数增加,相应的需要增加cache内部的流水线级数,以匹配更高频率的顺序指令访问请求。然而,对于跳转指令访问,由于跳转指令访问的地址是随机的,会打断cache的流水线进程,清空之前的流水线状态,cache需要重新检索新的跳转地址,响应速度降低,导致处理器指令访问的延时。
发明内容
基于此,有必要针对上述技术问题,提供一种能够减少处理器指令访问延时的指令获取方法、装置、计算机设备和存储介质。
一种指令获取方法,所述方法包括:
预测获得跳转指令对应的预测跳转指令地址;
若指令缓存数据中不存在与所述预测跳转指令地址相同的跳转指令地址,则当获得所述跳转指令的跳转信息时,若所述跳转信息包含所述跳转指令的目标跳转地址,且所述指令缓存数据中存在与所述目标跳转地址相同的第一跳转地址,则从所述指令缓存数据中获取与所述第一跳转地址对应的第一相关指令,根据所述第一跳转地址和所述第一相关指令,确定第一后续指令地址;
从所述cache缓存数据中获取所述第一后续指令地址对应的第一后续指令;
将所述第一相关指令和所述第一后续指令,按照相应的地址顺序排列于所述跳转指令后,组织第一指令流水线;
按照所述第一指令流水线获取所述跳转指令后的指令;
根据所述预测跳转指令地址,更新所述指令缓存数据中与所述第一跳转地址对应的跳转指令地址。
一种指令获取装置,所述装置包括:
指令预分析模块,用于预测获得跳转指令对应的预测跳转指令地址;
指令缓存模块,用于若指令缓存数据中存在与所述预测跳转指令地址相同的第一跳转指令地址,则从所述指令缓存数据中获取与所述第一跳转指令地址对应的第一跳转地址和第一相关指令,根据所述第一跳转地址和所述第一相关指令,确定第一后续指令地址;
cache模块,用于从cache缓存数据中获取所述第一后续指令地址对应的第一后续指令;
指令组织模块,用于将所述第一相关指令和所述第一后续指令,按照相应的地址顺序排列于所述跳转指令后,组织第一指令流水线;
指令执行模块,用于当获得所述跳转指令的跳转信息时,若所述跳转信息包含所述跳转指令的目标跳转地址,且所述目标跳转地址与所述第一跳转地址相等,按照所述第一指令流水线获取所述跳转指令后的指令。
一种计算机设备,包括存储器和处理器,所述存储器存储有计算机程序,所述处理器执行所述计算机程序时实现以下步骤:
预测获得跳转指令对应的预测跳转指令地址;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于珠海市杰理科技股份有限公司,未经珠海市杰理科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911014832.8/2.html,转载请声明来源钻瓜专利网。