[发明专利]实现IIC上CPU从机的方法、智能终端和储存介质在审
申请号: | 201911066516.5 | 申请日: | 2019-11-04 |
公开(公告)号: | CN111045968A | 公开(公告)日: | 2020-04-21 |
发明(设计)人: | 戴瑜;吴闽华;孟庆晓;杨超 | 申请(专利权)人: | 深圳震有科技股份有限公司 |
主分类号: | G06F13/38 | 分类号: | G06F13/38;G06F13/42 |
代理公司: | 深圳市君胜知识产权代理事务所(普通合伙) 44268 | 代理人: | 王永文;刘文求 |
地址: | 518057 广东省深圳市南山区粤海街*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 实现 iic cpu 方法 智能 终端 储存 介质 | ||
本发明公开了实现IIC上CPU从机的方法、智能终端和储存介质,所述实现IIC上CPU从机的方法包括:判断所述CPU从机当前的状态;若所述CPU从机当前状态为准备接收终止信号状态,则依次判断所述第二电平值是否为高电平、所述第一电平值是否为低电平;若所述第二电平值为高电平且所述第一电平值为低电平,则调节所述第一电平值为高电平;修改所述CPU从机当前状态为未接收起始信号状态,所述CPU从机完成中断处理程序。本发明提出的方法,根据当前CPU从机的工作状态,使CPU从机接收终止信号后执行中断操作,CPU从机停止读写数据的操作,实现了CPU作为集成电路总线上从机使用功能,无需外接CPLD等外部硬件即可将CPU作为从机,大大简化了安装结构,方便用户使用。
技术领域
本发明涉及嵌入式驱动技术领域,尤其涉及一种实现IIC上CPU从机的方法、智能终端和储存介质。
背景技术
IIC,是I2C Bus的简称,英文全称Inter-Integrated Circuit,即集成电路总线。IIC是一种串行总线,具有结构简单,连接线少,无需专门的母板和插座而直接用导线连接各个设备,因此,可以大大简化系统的硬件设计。
请参考图1,IIC的通信原理和物理连接都很简单,它以主从方式工作,这种模式通常有一个主设备和至少一个从设备,总线只需要两根信号线:一根是双向的数据线(SDA);一根是单向的时钟线(SCL)。总线在处于空闲状态时,两根线上均为高电平。
现有技术中,大部分主控CPU只能做IIC主机功能,非常少量的CPU支持IIC从机功能,但是都是通过硬件实现的,扩展性不好。对于不支持IIC从机功能的CPU,若必须以该CPU做从机,只能靠外接CPLD实现扩展功能,安装、使用过程繁琐,不便用户使用。
发明内容
为了解决现有技术中大部分CPU无法实现IIC从机的功能的问题,本发明提出一种通过检测CPU连接线电平,实现CPU根据主机执行数据传输或中断程序的实现IIC上CPU从机的方法、智能终端和储存介质。
本发明通过以下技术方案实现的:
一种实现IIC上CPU从机的方法,包括:
将所述CPU从机的第一连接线与集成电路总线的数据线连接,将所述CPU从机的第二连接线与集成电路总线的时钟线连接,所述第一连接线的电平值为第一电平值,所述第二连接线的电平值为第二电平值;
判断所述CPU从机当前的状态;
若所述CPU从机当前状态为准备接收终止信号状态,则依次判断所述第二电平值是否为高电平、所述第一电平值是否为低电平;
若所述第二电平值为高电平且所述第一电平值为低电平,则调节所述第一电平值为高电平;
修改所述CPU从机当前状态为未接收起始信号状态,所述CPU从机完成中断处理程序。
所述的实现IIC上CPU从机的方法,其中,判断所述CPU从机当前的状态之前包括:设置预设时间;
若所述第一电平值为低电平,则延迟预设时间后,调节所述第一电平值为高电平。
所述的实现IIC上CPU从机的方法,其中,判断所述CPU从机当前的状态之后还包括:
若所述CPU从机当前状态为未接收起始信号状态,则依次判断所述第二电平值和所述第一电平值是否均为高电平;
若是,则调节所述第一电平值为低电平;
修改所述CPU从机当前状态为接收/发送信号状态。
所述的实现IIC上CPU从机的方法,其中,判断所述CPU从机当前的状态之前包括:设置预设时间;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳震有科技股份有限公司,未经深圳震有科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911066516.5/2.html,转载请声明来源钻瓜专利网。