[发明专利]FPGA逻辑综合中逻辑平衡控制方法及装置、系统有效
申请号: | 201911106124.7 | 申请日: | 2019-11-13 |
公开(公告)号: | CN111142874B | 公开(公告)日: | 2022-06-17 |
发明(设计)人: | 刘奎;张青;王维;王宁;宋宁;刘建华 | 申请(专利权)人: | 广东高云半导体科技股份有限公司 |
主分类号: | G06F8/41 | 分类号: | G06F8/41 |
代理公司: | 广州三环专利商标代理有限公司 44202 | 代理人: | 肖宇扬;江银会 |
地址: | 510000 广东省广*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | fpga 逻辑 综合 平衡 控制 方法 装置 系统 | ||
1.一种FPGA逻辑综合中逻辑平衡控制方法,其特征在于,所述方法包括:
后端处理装置读取前端逻辑综合装置生成的综合后网表,并判断所述综合后网表中的逻辑平衡结果与预先确定出的后端需求是否匹配;当判断出所述综合后网表中的逻辑平衡结果与所述后端需求不匹配时,生成逻辑平衡导向信息,并将所述逻辑平衡导向信息反馈至所述前端逻辑综合装置;
当接收到所述后端处理装置反馈的所述逻辑平衡导向信息时,所述前端逻辑综合装置根据所述逻辑平衡导向信息对所述综合后网表执行逻辑平衡优化操作以生成新的综合后网表;
其中,所述前端逻辑综合装置生成的所述综合后网表用于提供给所述后端处理装置。
2.根据权利要求1所述的FPGA逻辑综合中逻辑平衡控制方法,其特征在于,所述逻辑平衡导向信息包括需要执行所述逻辑平衡优化操作的目标位置和/或对所述目标位置的优化方向。
3.根据权利要求2所述的FPGA逻辑综合中逻辑平衡控制方法,其特征在于,所述目标位置包括需要拆分的器件模型的位置和/或需要保留的器件模型的位置,对所述目标位置的优化方向包括所述目标位置处的器件模型的实现方式。
4.根据权利要求1-3任一项所述的FPGA逻辑综合中逻辑平衡控制方法,其特征在于,所述方法还包括:
所述前端逻辑综合装置读取用户设计,对读取到的所述用户设计执行逻辑综合操作得到逻辑综合结果;
所述前端逻辑综合装置判断所述逻辑综合结果中器件模型的总数量是否超过所述用户设计对应芯片的容量;
当判断结果为否时,所述前端逻辑综合装置根据所述逻辑综合结果生成初始提供给所述后端处理装置的综合后网表;
当判断结果为是时,所述前端逻辑综合装置根据预先确定出的逻辑平衡算法对所述逻辑综合结果中的器件模型进行优化,得到优化后的逻辑综合结果,并根据所述优化后的逻辑综合结果生成初始提供给所述后端处理装置的综合后网表。
5.根据权利要求1-3任一项所述的FPGA逻辑综合中逻辑平衡控制方法,其特征在于,所述后端处理装置读取前端逻辑综合装置生成的综合后网表,包括:
所述后端处理装置读取前端逻辑综合装置初始生成的综合后网表;或者,
所述后端处理装置读取前端逻辑综合装置当前生成的综合后网表;
其中,所述前端逻辑综合当前生成的综合后网表是由所述前端逻辑综合装置对在当前时刻之前最新生成的综合后网表中的器件模型进行逻辑平衡优化后得到的,所述当前时刻为所述前端逻辑综合装置当前生成综合后网表的时刻。
6.根据权利要求5所述的FPGA逻辑综合中逻辑平衡控制方法,其特征在于,所述后端处理装置读取前端逻辑综合装置生成的综合后网表之后,所述方法还包括:
所述后端处理装置对读取到的所述综合后网表执行目标操作,得到与所述目标操作对应的操作结果,并根据与所述目标操作对应的操作结果确定所述后端处理装置的后端需求作为预先确定出的后端需求,并触发执行所述的判断所述综合后网表中的逻辑平衡结果与预先确定出的后端需求是否匹配的操作;
其中,所述目标操作包括布局布线操作、时序分析操作、功耗分析操作、局部面积分析操作以及关键路径分析操作中的至少一种。
7.根据权利要求1、2、3或6所述的FPGA逻辑综合中逻辑平衡控制方法,其特征在于,所述后端处理装置读取前端逻辑综合装置生成的综合后网表之后,所述方法还包括:
所述后端处理装置判断读取到的所述综合后网表是否为有效综合后网表;
当判断出所述综合后网表为所述有效综合后网表时,所述后端处理装置执行所述的判断所述综合后网表中的逻辑平衡结果与预先确定出的后端需求是否匹配的操作。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广东高云半导体科技股份有限公司,未经广东高云半导体科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911106124.7/1.html,转载请声明来源钻瓜专利网。