[发明专利]LED显示屏消隐方法、电路及芯片在审
申请号: | 201911118027.X | 申请日: | 2019-11-15 |
公开(公告)号: | CN110706643A | 公开(公告)日: | 2020-01-17 |
发明(设计)人: | 胡渊;刘盛彬 | 申请(专利权)人: | 深圳市富满电子集团股份有限公司 |
主分类号: | G09G3/32 | 分类号: | G09G3/32 |
代理公司: | 11514 北京酷爱智慧知识产权代理有限公司 | 代理人: | 占丽君 |
地址: | 518000 广东省深圳市福*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 消隐 消隐脉冲信号 使能信号 输出驱动电路模块 组合逻辑电路 输出数据 传输 时钟信号 外部显示 显示效果 指令信号 高画质 预充电 中通道 寄生 使能 | ||
1.一种LED显示屏消隐方法,其特征在于,包括以下步骤:
消隐使能模块根据外部显示时钟信号和指令信号生成消隐使能信号,并将所述消隐使能信号传输给组合逻辑电路;
组合逻辑电路接收LED芯片中各通道的输出数据,对所述输出数据和消隐使能信号进行处理,得到LED芯片中各通道的消隐脉冲信号,将所述消隐脉冲信号传输给输出驱动电路模块;
输出驱动电路模块在LED芯片中通道关闭时,利用所述消隐脉冲信号该通道中列与行之间的寄生进行预充电。
2.根据权利要求1所述LED显示屏消隐方法,其特征在于,所述消隐使能模块根据外部显示时钟信号和外部指令信号生成消隐使能信号具体包括:
消隐使能模块根据所述指令信号对LED芯片内部的行计数器进行同步,再对所述外部显示时钟信号进行计数,获得LED芯片中行显示开启时段与关闭时段,以形成所述消隐使能信号。
3.根据权利要求1所述LED显示屏消隐方法,其特征在于,
所述组合逻辑电路包括移位寄存器、指令译码电路、存储器和PWM数据分割处理模块;
所述组合逻辑电路接收LED芯片中各通道的输出数据,对所述输出数据和消隐使能信号进行处理,得到LED芯片中各通道的消隐脉冲信号,将所述消隐脉冲信号传输给输出驱动电路模块具体包括:
移位寄存器存储写入的寄存器配置信息和每一行LED灰阶数据,指令译码电路根据外部输入信号将移位寄存器中的数据写入配置寄存器或存储器中,指令译码电路生成所述指令信号;PWM数据分割处理模块读取存储器存储的下一行LED灰阶数据,并将所述下一行LED灰阶数据打散到不同分组子帧中,以获得所述消隐脉冲信号,传输给输出驱动电路模块。
4.一种LED显示屏消隐电路,其特征在于,包括配置寄存器、消隐使能模块、组合逻辑电路和输出驱动电路模块;
其中,配置寄存器的输出端连接消隐使能模块的第一输入端,消隐使能模块的第二输入端接外部显示时钟信号,消隐使能模块的第三输入端接外部指令信号,消隐使能模块的输出端接组合逻辑电路的第一输入端,组合逻辑电路的第二输入端接LED芯片的通道,组合逻辑电路的输出端连接至所述输出驱动电路模块。
5.根据权利要求4所述LED显示屏消隐电路,其特征在于,
所述输出驱动电路模块包括运算放大器OP1、运算放大器OP2、场效应管PM1、场效应管NM1和电流源Isink;
其中场效应管PM1的源极接高电平,场效应管PM1的栅极接行控制信号,场效应管PM1的漏极通过正接发光发光二极管L1连接至场效应管NM1的漏极;
运算放大器OP2的正向输入端接基准参考电压,运算放大器OP2的使能端接LED芯片的通道,运算放大器OP2的输出端接场效应管NM1的栅极,场效应管NM1的源极接运算放大器OP2的反向输入端,场效应管NM1的源极通过串联所述电流源Isink接地,场效应管NM1的漏极与发光发光二极管L1负极之间的节点接所述运算放大器OP1的输出端,运算放大器OP1的正向输入端接消隐电压,运算放大器OP1的反向输入端接其输出端,运算放大器OP1的使能端接所述组合逻辑电路的输出端。
6.根据权利要求4所述LED显示屏消隐电路,其特征在于,
所述组合逻辑电路包括移位寄存器、指令译码电路、存储器和PWM数据分割处理模块;
其中,所述移位寄存器的第一输入端接外部控制信号,移位寄存器的第二输入端和指令译码电路的第一输入端接外部数据时钟信号,指令译码电路的第二输入端接外部输入信号;
移位寄存器的第一输出端连接至指令译码电路,移位寄存器的第二输出端连接至存储器,移位寄存器的第三输出端作为该电路的数据输出端;
指令译码电路的第一输出端连接至存储器,指令译码电路的第二输出端连接至配置寄存器;
存储器的多个输出端分别连接至PWM数据分割处理模块的多个第一输入端;
配置寄存器的第一输出端连接至PWM数据分割处理模块的第二输入端,配置寄存器的第二输出端和PWM数据分割处理模块的多个输出端连接至输出驱动电路模块,PWM数据分割处理模块的第三输入端连接至外部显示时钟信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市富满电子集团股份有限公司,未经深圳市富满电子集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911118027.X/1.html,转载请声明来源钻瓜专利网。