[发明专利]时戳配置方法及装置、时钟同步方法及装置在审
申请号: | 201911150363.2 | 申请日: | 2019-11-21 |
公开(公告)号: | CN112825493A | 公开(公告)日: | 2021-05-21 |
发明(设计)人: | 郑金辉;冯全全;仲建锋;胡达 | 申请(专利权)人: | 深圳市中兴微电子技术有限公司 |
主分类号: | H04J3/06 | 分类号: | H04J3/06 |
代理公司: | 北京康信知识产权代理有限责任公司 11240 | 代理人: | 江舟 |
地址: | 518055 广东省深*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 配置 方法 装置 时钟 同步 | ||
本发明提供了一种时戳配置方法及装置、时钟同步方法及装置,其中,时戳配置方法包括:在报文中插入OH帧以及AM码,其中,所述OH帧中包含有多个OH码,所述AM码按照预设的AM周期插入至所述报文中;根据所述报文中所述OH帧与所述AM码之间的位置关系,配置所述OH帧的时戳。通过本发明,解决了相关技术中FlexE协议中无法确保时戳处理的精度而导致全网时钟同步精度不佳的问题,以达到实现高精度的时戳处理进而提高FlexE协议中全网时钟同步精度的效果。
技术领域
本发明涉及通信领域,具体而言,涉及一种时戳配置方法及装置、时钟同步方法及装置。
背景技术
灵活以太网技术(Flex Ethernet,FlexE)中提供了可在媒体介入控制层(MediaAccess Control,MAC)与物理层(Physical Layer,PHY)之间进行速率适配的方案,具体而言,可以通过绑定(bonding)技术实现MAC以超过PHY速率的适配,也可以通过sub_rate或channelization实现MAC以小于PHY速率的适配。
相关技术中,对于全网时钟同步多通过一个源时钟来实现全网时钟的精准同步,时间精度达到ns级别;具体而言,采用时戳(TimeStamp)以进行全网时钟的同步处理。时戳是一组80bit(或64bit)计数器,按相应协议格式要求,全网以同一源时钟计时,每时钟周期进行时间值累加,步进周期为1ns。相关技术中通过在特定时间点采样当前时戳,记录不同采样点的时戳值,进行运算后获取路径延时,从而实现全网同步。
然而,上述全网时钟同步的过程中仅适用于标准以太网协议中的时钟同步,在FlexE协议中,由于时戳处理的精度可能产生偏差,因此,在FlexE协议中无法进行精确的全网时钟同步。
针对上述相关技术中,FlexE协议中无法确保时戳处理的精度而导致全网时钟同步精度不佳的问题,相关技术中尚未提出有效的解决方案。
发明内容
本发明实施例提供一种时戳配置方法及装置、时钟同步方法及装置,以至少解决相关技术中FlexE协议中无法确保时戳处理的精度而导致全网时钟同步精度不佳的问题。
根据本发明的一个实施例,提供了一种时戳配置方法,包括:
在报文中插入OH帧以及AM码,其中,所述OH帧中包含有多个OH码,所述AM码按照预设的AM周期插入至所述报文中;
根据所述报文中所述OH帧与所述AM码之间的位置关系,配置所述OH帧的时戳。
根据本发明的另一个实施例,还提供了一种时钟同步方法,包括上述实施例中所述的时戳配置方法,所述时钟同步方法包括:
获取多个路径中报文对应的所述OH帧的时戳;
根据每一个所述路径中所述报文对应的所述OH帧的时戳,确定每一个所述路径的路径时延;
根据多个所述路径对应的所述路径时延,进行时钟同步处理。
根据本发明的另一个实施例,还提供了一种时戳配置装置,包括:
插入模块,用于在报文中插入OH帧以及AM码,其中,所述OH帧中包含有多个OH码,所述AM码按照预设的AM周期插入至所述报文中;
配置模块,用于根据所述报文中所述OH帧与所述AM码之间的位置关系,配置所述OH帧的时戳。
根据本发明的另一个实施例,还提供了一种时钟同步装置,包括上述实施例中所述的时戳配置装置,所述时钟同步装置包括:
获取模块,用于获取多个路径中报文对应的所述OH帧的时戳;
确定模块,用于根据每一个所述路径中所述报文对应的所述OH帧的时戳,确定每一个所述路径的路径时延;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市中兴微电子技术有限公司,未经深圳市中兴微电子技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911150363.2/2.html,转载请声明来源钻瓜专利网。