[发明专利]存储数据处理方法、存储数据处理装置及电子装置在审
申请号: | 201911155149.6 | 申请日: | 2019-11-22 |
公开(公告)号: | CN111090393A | 公开(公告)日: | 2020-05-01 |
发明(设计)人: | 蒋燚;陈岩 | 申请(专利权)人: | OPPO广东移动通信有限公司 |
主分类号: | G06F3/06 | 分类号: | G06F3/06;G06F8/41 |
代理公司: | 深圳市恒申知识产权事务所(普通合伙) 44312 | 代理人: | 鲍竹 |
地址: | 523860 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储 数据处理 方法 装置 电子 | ||
本发明实施例公开了一种存储数据处理方法,应用于存储技术领域,该方法包括:确定待编译的各指令的属性,按照属性确定各指令与不同存储类型的存储空间的对应关系,照对应关系,将各指令分别编译为不同存储格式的程序,程序的存储格式与各指令各自对应的存储空间的存储类型相匹配,将不同存储格式的程序发送给执行终端,以使执行终端将不同存储格式的程序分别写入已划分出的与存储格式相匹配的存储空间。本发明实施例还公开了一种存储数据处理装置、一种电子装置和一种计算机可读存储介质,可提高存储的灵活性,降低硬件成本,提高程序运行的效率。
技术领域
本发明属于存储技术领域,尤其涉及一种存储数据处理方法、存储数据处理装置及电子装置。
背景技术
目前核的程序存储方式包括TCM(Tightly-Coupled Memory,紧耦合存储器)方式和Cache方式,在核上运行指令对应的程序时,若TCM方式存储较大程序时则无法满足执行程序的需求,不够灵活;而Cache空间较小,和DDR(Double Data Rate SDRAM,双倍速率同步动态随机存储器)空间全映射,以最小单位cacheline为粒度替换存储的指令时,存在一定的miss概率,并且为了降低miss率,硬件实现复杂成本较高。
发明内容
本发明提供一种存储数据处理方法、存储数据处理装置及电子装置,旨在解决现有核存储方式中存储方式不灵活,且为了提高命中率造成硬件成本高的的问题。
本发明实施例第一方面提供了一种存储数据处理方法,包括:
确定待编译的各指令的属性,按照所述属性确定所述各指令与不同存储类型的存储空间的对应关系;
按照所述对应关系,将所述各指令分别编译为不同存储格式的程序,所述程序的存储格式与所述各指令各自对应的存储空间的存储类型相匹配;
将所述不同存储格式的程序发送给执行终端,以使所述执行终端将不同存储格式的程序分别写入已划分出的与存储格式相匹配的存储空间。
本发明实施例第二方面提供了一种存储数据处理装置,包括:
确定模块,用于确定待编译的各指令的属性,按照所述属性确定所述各指令与不同存储类型的存储空间的对应关系;
编译模块,用于按照所述对应关系,将所述各指令分别编译为不同存储格式的程序,所述程序的存储格式与所述各指令各自对应的存储空间的存储类型相匹配;
发送模块,用于将所述不同存储格式的程序发送给执行终端,以使所述执行终端将不同存储格式的程序分别写入已划分出的与存储格式相匹配的存储空间。
本发明实施例第三方面提供了一种电子装置,包括:
存储器和处理器;
所述存储器存储有可执行程序代码;
与所述存储器耦合的所述处理器,调用所述存储器中存储的所述可执行程序代码,执行如本发明实施例第一方面提供的存储数据处理方法。
本发明实施例第四方面提供了一种计算机可读存储介质,其上存储有计算机程序,所述计算机程序在被处理器运行时,执行如本发明实施例第一方面提供的存储数据处理方法。
从上述本发明实施例可知,根据指令的属性确认编译后的程序的存储格式,并指示执行终端按照存储格式将执行终端的待划分存储空间划分为与程序的存储格式相匹配的存储空间,在存储时可在一个待存储空间中共享不同存储类型的存储空间,节省了硬件的空间,降低了成本,并且按照指令的属性编译不同存储格式的程序,提高了存储的灵活性,同时提高程序运行的效率。
附图说明
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于OPPO广东移动通信有限公司,未经OPPO广东移动通信有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911155149.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种数据处理方法及装置
- 下一篇:长期目标跟踪方法