[发明专利]一种带串行FLASH接口控制的通信IP电路有效
申请号: | 201911165282.X | 申请日: | 2019-11-25 |
公开(公告)号: | CN111008171B | 公开(公告)日: | 2020-12-22 |
发明(设计)人: | 张磊;余向阳;曹拓;汪健 | 申请(专利权)人: | 中国兵器工业集团第二一四研究所苏州研发中心 |
主分类号: | G06F13/42 | 分类号: | G06F13/42 |
代理公司: | 南京纵横知识产权代理有限公司 32224 | 代理人: | 耿英 |
地址: | 215163 江*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 串行 flash 接口 控制 通信 ip 电路 | ||
1.一种带串行FLASH接口控制的通信IP电路,其特征是,包括:
DMA控制器,用于与外围设备接口进行DMA通信;
CSR接口,提供对内部信号的控制和状态寄存器的访问;
直接访问控制器,提供对闪存的存储器映射直接访问;
间接访问控制器,通过本地缓冲和软件传递请求,对闪存进行访问;
软件触发指令发生器,通过FLASH命令寄存器生成FLASH命令并提供对闪存的访问;
FLASH命令生成器,根据直接访问控制器、间接访问控制器或者软件触发指令发生器的指令生成FLASH命令和地址指令;
FIFO控制器,用于存储发送与接收的数据,并产生逻辑控制指令。
2.根据权利要求1所述的一种带串行FLASH接口控制的通信IP电路,其特征是,设有可与FLASH电路的接口相连通讯的时钟端口CLK、片选端口CS、输入端口DI、输出端口DO、写保护信号WP与保持信号HOLD。
3.根据权利要求1所述的一种带串行FLASH接口控制的通信IP电路,其特征是,集成在微处理器中,作为微处理器的一个IP电路。
4.根据权利要求1或3所述的一种带串行FLASH接口控制的通信IP电路,其特征是,通过APB总线接口与带APB总线接口的微处理器进行集成。
5.根据权利要求2所述的一种带串行FLASH接口控制的通信IP电路,其特征是,FIFO控制器中包括向片选端口发送片选控制信号的片选信号模块。
6.根据权利要求5所述的一种带串行FLASH接口控制的通信IP电路,其特征是,根据不同的Standard SPI模式、Dual SPI或Quad SPI模式,FIFO控制器发送不同的片选控制信号选择串行输出使能信号或Slave选择输出信号。
7.根据权利要求2所述的一种带串行FLASH接口控制的通信IP电路,其特征是,根据不同的Standard SPI模式、Dual SPI模式或Quad SPI模式,FIFO控制器发送不同的使能控制信号。
8.根据权利要求6所述的一种带串行FLASH接口控制的通信IP电路,其特征是,当串行输出使能信号为有效信号时,FIFO控制器向FLASH电路发送地址指令信号。
9.根据权利要求6所述的一种带串行FLASH接口控制的通信IP电路,其特征是,当串行输出使能信号为无效信号时,FIFO控制器处于接收数据状态。
10.根据权利要求2所述的一种带串行FLASH接口控制的通信IP电路,其特征是,根据不同的Standard SPI模式或Quad SPI模式,采用两线或四线接收数据。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国兵器工业集团第二一四研究所苏州研发中心,未经中国兵器工业集团第二一四研究所苏州研发中心许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911165282.X/1.html,转载请声明来源钻瓜专利网。