[发明专利]一种基于FPGA的数字复分方法及数字复分系统在审
申请号: | 201911191889.5 | 申请日: | 2019-11-28 |
公开(公告)号: | CN110932810A | 公开(公告)日: | 2020-03-27 |
发明(设计)人: | 姚志虹;翟中敏;吕剑 | 申请(专利权)人: | 江苏久高电子科技有限公司 |
主分类号: | H04J3/02 | 分类号: | H04J3/02;H04J3/06;H04J3/08 |
代理公司: | 南京泰普专利代理事务所(普通合伙) 32360 | 代理人: | 张磊 |
地址: | 211100 江苏省南京市麒麟*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 fpga 数字 方法 分系统 | ||
1.一种基于FPGA的数字复分方法,其特征是包括以下步骤:
步骤1、通过轮询的方式对每一个支路数据进行复接;
步骤2、将异步的SLIP协议帧从新进行同步的HDLC帧封帧处理后使其变为HDLC帧结构数据;
步骤3、FPGA完成数据的接入及链路层协议HDLC帧的解帧封帧,并完成多业务的数字复分接功能。
2.根据权利要求1所述的一种基于FPGA的数字复分方法,其特征在于,所述步骤1进一步包括:
通过轮询的方式对每一个支路数据进行复接,复接后其顺序是:第一路的第一帧,第二路的第一帧,第三路的第一帧,第四路的第一帧,第一路的第二帧,第二路的第二帧,依次类推;第一帧依次取过之后,再循环取以后的各个帧;先对数据原有HDLC/SLIP帧进解帧处理,提取净荷后加入端口类型标签及端口号标签再进行HDLC封帧处理,然后再统一按HDLC帧复分接;
轮询周期定义为服务器按照门限服务规则依次对所有的数据帧完成轮询操作所花费的平均时间值:
式中,tm表示轮询操作的总时长,t0表示轮询操作的空闲时长,Nep表示轮询的周期总数;
从上一次调度实例起,遍历后面的每个实例;若所有实例已被遍历过一次,则将初始权重值设定为所有实例权重的最大公约数,并从头开始遍历;若初始权重值小于等于0,则将其重置为所有实例的最大权重值,直到遍历的实例的权重大于等于初始权重值时结束,此时实例为需调度的实例。
3.根据权利要求2所述的一种基于FPGA的数字复分方法,其特征在于,所述步骤2进一步包括:
对HDLC帧结构数据进行按帧复接的业务复分接处理,以达到多业务复分接的目标;对其原始的SLIP协议帧进行解帧处理后再经过HDLC同步封帧处理后与E1口、K口等业务数据一起参与多业务复分接器的按帧复接传送;
在帧定位器捕获帧同步码时会产生漏同步事件,计算该漏同步事件的概率:
式中,Pe表示帧定位码组每个码元发生错误的概率,n表示帧同步码的码元位数;
根据漏同步事件的概率Pl和帧频率Fs得出平均失步间隔时间:
式中,Ts表示帧周期,其余各符号含义同上。
4.根据权利要求1所述的一种基于FPGA的数字复分方法,其特征在于,所述步骤3进一步包括:
模拟语音信号经过转换成PCM话音码流后,经过定长的HDLC封帧处理后与E1口、K口等业务数据一起参与多业务复分接器的按帧复接传送;FPGA完成数据的接入及链路层协议HDLC帧的解帧封帧,并完成多业务的数字复分接功能;CPU完成HDLC帧到以太网帧的互相转换及系统的配置管理功能;接口电路完成物理线路的适配以及数据同步、时钟恢复等功能,向FPGA提供有效的数据信号及同步时钟信号;最后向对外提供各种接口,与骨干网、移动网、末端子网相连,实现多种网络的融合。
5.根据权利要求1所述的一种基于FPGA的数字复分方法,其特征在于,包括以下模块:
用于对每一个支路数据进行复接的第一模块;
用于将异步的SLIP协议帧从新进行同步的HDLC帧封帧处理后使其变为HDLC帧结构数据的第二模块;
用于完成数据的接入及链路层协议HDLC帧的解帧封帧,并完成多业务的数字复分接功能的第三模块。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于江苏久高电子科技有限公司,未经江苏久高电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911191889.5/1.html,转载请声明来源钻瓜专利网。