[发明专利]一种SAR ADC在审
申请号: | 201911204666.8 | 申请日: | 2019-11-29 |
公开(公告)号: | CN110855293A | 公开(公告)日: | 2020-02-28 |
发明(设计)人: | 周述 | 申请(专利权)人: | 湖南国科微电子股份有限公司 |
主分类号: | H03M1/38 | 分类号: | H03M1/38;H03M1/12 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 陈丽 |
地址: | 410131 湖南省长沙市*** | 国省代码: | 湖南;43 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 sar adc | ||
1.一种SAR ADC,其特征在于,包括:
用于接收采样信号的第一DAC和第二DAC;
用于接收所述第一DAC输出的第一输出信号、所述第二DAC输出的第二输出信号,并将所述第一输出信号或所述第二输出信号与基准信号进行比较,得到比较结果的比较器;
用于将所述比较结果反馈至所述第一DAC的第一SAR Logic;
用于将所述比较结果反馈至所述第二DAC的第二SAR Logic;
用于根据clks触发所述第二SAR Logic对所述比较结果进行转换输出,以及用于根据clksb触发所述第一SAR Logic对所述比较结果进行转换输出的触发模块;其中,所述clks用于触发所述第一DAC和第二DAC分别进入采样状态和转换状态,所述clksb用于触发所述第一DAC和所述第二DAC分别进入所述转换状态和所述采样状态。
2.根据权利要求1所述的SAR ADC,其特征在于,所述第一DAC和所述第二DAC的结构相同。
3.根据权利要求2所述的SAR ADC,其特征在于,所述第一DAC或所述第二DAC具体为电容式DAC。
4.根据权利要求1所述的SAR ADC,其特征在于,所述比较器包括预放大器与锁存器;
其中,所述预放大器的第一输出端和第二输出端分别与所述锁存器的第一输入端和第二输入端相连;
相应的,所述预放大器的第一输入端和第二输入端分别为所述比较器的第一输入端和第二输入端,所述锁存器的第一输出端和第二输出端分别为所述比较器的第一输出端和第二输出端。
5.根据权利要求1至4任一项所述的SAR ADC,其特征在于,所述触发模块包括:
用于分别向所述比较器提供第一时钟信号和第二时钟信号的第一采样开关和第二采样开关;
用于触发所述第一时钟信号和所述第二时钟信号互为异步时钟信号,并根据所述clks,利用所述第二时钟信号触发所述第二SAR Logic对所述比较结果进行转换输出,以及根据所述clksb,利用所述第一时钟信号触发所述第一SAR Logic对所述比较结果进行转换输出的异步时钟产生单元。
6.根据权利要求5所述的SAR ADC,其特征在于,所述异步时钟产生单元包括第一或门、第二或门、第三或门、第四或门、第一与非门和第二与非门;
其中,所述第一或门的输出端和第二或门的输出端分别与所述第一与非门的第一输入端和第二输入端相连,所述第三或门的输出端和第四或门的输出端分别与所述第二与非门的第一输入端和第二输入端相连;
相应的,所述第一或门的第一输入端和所述第二或门的第一输入端用于接收所述第一时钟信号,所述第三或门的第二输入端和所述第四或门的第二输入端用于接收所述第二时钟信号,所述第一或门的第二输入端和所述第三或门的第一输入端为所述异步时钟产生单元的第一输入端,所述第二或门的第二输入端和所述第四或门的第一输入端为所述异步时钟产生单元的第二输入端,所述第一与非门的输出端为所述异步时钟产生单元的第一输出端,所述第二与非门的输出端为所述异步时钟产生单元的第二输出端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于湖南国科微电子股份有限公司,未经湖南国科微电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911204666.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:工装
- 下一篇:一种高遮光黑色镭雕不变色涂料及其制备方法