[发明专利]存储器系统及操作存储器系统的方法在审
申请号: | 201911224246.6 | 申请日: | 2019-12-04 |
公开(公告)号: | CN111857564A | 公开(公告)日: | 2020-10-30 |
发明(设计)人: | 朴昶均;高暎植;朴承镇;李东炫 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G06F3/06 | 分类号: | G06F3/06;G11C16/08;G11C16/24 |
代理公司: | 北京路浩知识产权代理有限公司 11002 | 代理人: | 王璇;赵永莉 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储器 系统 操作 方法 | ||
1.一种存储器系统,包括:
存储器装置,包括接口电路和半导体存储器;以及
控制器,响应于主机命令生成命令集,并且将所述命令集输出到所述存储器装置,
其中所述接口电路:
接收所述命令集,
当所接收的命令集对应于所述半导体存储器时,将所接收的命令集传送到所述半导体存储器,
当所接收的命令集对应于所述接口电路时,执行阻塞操作,使得所接收的命令集不被传送到所述半导体存储器,以及
响应于对应于所述接口电路的所接收的命令集,执行所述接口电路的片内终结操作、ZQ校准操作或驱动力控制操作。
2.根据权利要求1所述的存储器系统,其中所述接口电路对所接收的命令集执行重新定时。
3.根据权利要求1所述的存储器系统,
其中,当所述命令集中的地址对应于所述半导体存储器时,所述接口电路将所接收的命令集传送到所述半导体存储器,并且
其中,当所述地址对应于所述接口电路时,所述接口电路执行所述阻塞操作。
4.根据权利要求1所述的存储器系统,其中所述接口电路包括:
外部输入/输出驱动器,从所述控制器接收所述命令集;
处理器,解析所述命令集,当所述命令集对应于所述半导体存储器时生成定时控制信号,并且当所述命令集对应于所述接口电路时生成阻塞使能信号和内部操作控制信号;
定时控制电路,响应于所述定时控制信号控制通过所述外部输入/输出驱动器接收的所述命令集的定时,并且输出所述命令集;
阻塞电路,响应于所述阻塞使能信号,在执行通过所述定时控制电路接收的所述命令集的阻塞操作的同时,传输来自所述定时控制电路的所述命令集;
内部输入/输出驱动器,将通过所述阻塞电路传输的所述命令集传送到所述半导体存储器;以及
片内终结电路,响应于所述内部操作控制信号,对所述外部输入/输出驱动器和所述内部输入/输出驱动器执行所述片内终结操作。
5.根据权利要求4所述的存储器系统,其中所述处理器包括寄存器,所述寄存器存储对应于所述半导体存储器的地址和对应于所述接口电路的地址。
6.根据权利要求5所述的存储器系统,其中所述处理器通过将所接收的命令集中的地址与所述寄存器中包括的地址进行比较来解析所接收的命令集。
7.一种存储器系统,包括:
控制器,从主机接收主机命令,并且响应于所接收的主机命令生成和输出命令集;
接口电路,从所述控制器接收所述命令集,解析所述命令集,根据所述解析的结果,对所述命令集执行阻塞操作,执行对应于所述命令集的初始设置内部操作,或者控制所述命令集的定时,并输出所述命令集;以及
存储器装置,响应于通过所述接口电路接收的所述命令集来执行操作。
8.根据权利要求7所述的存储器系统,其中所述控制器通过在命令集中包括对应于所述接口电路的地址来生成用于控制所述接口电路的所述命令集。
9.根据权利要求7所述的存储器系统,其中所述控制器通过在命令集中包括对应于所述存储器装置的地址来生成用于控制所述存储器装置的所述命令集。
10.根据权利要求7所述的存储器系统,其中,当作为解析的结果,所述命令集对应于所述接口电路时,所述接口电路执行所述阻塞操作以防止所述命令集被传送到所述存储器装置,然后响应于对应于所述接口电路的所接收的命令集,对所述接口电路中的外部输入/输出驱动器和内部输入/输出驱动器执行片内终结操作、ZQ校准操作或驱动力控制操作。
11.根据权利要求7所述的存储器系统,其中,当作为解析的结果,所述命令集对应于所述存储器装置时,所述接口电路控制所述命令集的定时,并且根据所控制的定时将所述命令集输出到所述存储器装置。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911224246.6/1.html,转载请声明来源钻瓜专利网。