[发明专利]一种准谐振控制电路有效
申请号: | 201911240471.9 | 申请日: | 2019-12-06 |
公开(公告)号: | CN111049388B | 公开(公告)日: | 2021-03-23 |
发明(设计)人: | 於昌虎;李依娇;刘洋 | 申请(专利权)人: | 深圳南云微电子有限公司 |
主分类号: | H02M3/335 | 分类号: | H02M3/335 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 518172 广东省深圳市龙岗区龙城*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 谐振 控制电路 | ||
1.一种准谐振控制电路,包括反馈电阻RFB、波谷检测单元电路、PFM单元电路、PWM比较器、波谷迟滞单元电路、RS触发器和驱动单元电路;隔离反馈信号FB通过PFM单元电路调节变换器的工作频率输出使能信号EN,使能波谷迟滞单元电路选择某个波谷导通信号到RS触发器的置位端,经过驱动单元电路放大后开通主开关管MP;其特征在于:在使能信号EN处设置回差时间;波谷迟滞单元电路记住此前选择的是第N个波谷导通信号;当频率增加但增加量未超过回差时间时,波谷迟滞单元电路将使能信号EN提前一个回差时间,使得波谷迟滞单元电路选择第N个波谷导通信号;当频率增加量超过回差时间时,波谷迟滞单元电路选择第N+1个波谷导通信号;当频率减小但减小量未超过回差时间,波谷迟滞单元电路将使能信号EN延迟一个回差时间,使得波谷迟滞单元电路选择第N个波谷导通信号;当频率减小量超过回差时间时,波谷迟滞单元电路选择第N-1个波谷导通信号。
2.根据权利要求1所述的准谐振控制电路,其特征在于:波谷迟滞单元电路包括第一D触发器、第一与非门、第一与门、第二与门、第二D触发器、第一电流源、第一开关、第二开关、第一电容、第一施密特触发器、第一反相器;其中,第一D触发器的D输入端接第一与门的输出端,触发端接第一反相器的输出端,反相输出端接第一与非门的一个输入端;所述第一反相器的输入端输入波谷导通信号;所述第一与非门的另一输入端接第二D触发器的Q输出端,第一与非门的输出端接第一与门的一个输入端;所述第一与门的另一输入端输入使能信号EN,输出端还接第二与门的一个输入端;所述第二与门的另一输入端输入波谷导通信号,输出端给出RS触发器的置位信号;所述第二D触发器的D输入端接内部电源VCC,触发端输入使能信号EN,Q输出端还接第一开关的控制端,反相输出端接第二开关的控制端,复位端接第一施密特触发器的输出端;所述第一电流源的一端接内部电源VCC,另一端接第一开关的一端;所述第一开关的另一端接第一施密特触发器的输入端、第二开关的一端,以及第一电容的上极板;所述第二开关的另一端和第一电容的下极板接地。
3.根据权利要求1所述的准谐振控制电路,其特征在于:波谷迟滞单元电路包括第三D触发器、第二电流源、第二施密特触发器、第二电容、第三开关、第四开关、第一延时器、第四D触发器、第二与非门、第三与门、第四与门;其中,第三D触发器的D输入端输入使能信号EN信号,触发端接第一延时器的输出端,输出端Q接第一与非门的一个输入端;所述第一延时器的输入端接第二施密特触发器的输出端;所述第二与非门的另一输入端接第四D触发器的Q输出端,第二与非门的输出端接第三与门的一个输入端;所述第三与门的另一输入端输入使能信号EN,输出端接第四与门的一个输入端;所述第四与门的另一输入端输入波谷导通信号,输出端给出RS触发器的置位信号;所述第四D触发器的D输入端接内部电源VCC,触发端接使能信号EN,Q输出端还接第三开关的控制端,反向输出端接第四开关的控制端,复位端接第二施密特触发器的输出端;所述第二电流源的一端接内部电源,另一端接第三开关的一端;所述第三开关的另一端接第一施密特触发器的输入端和第四开关的一端,以及第二电容的上极板;所述第四开关的另一端和第二电容的下极板接地。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳南云微电子有限公司,未经深圳南云微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911240471.9/1.html,转载请声明来源钻瓜专利网。