[发明专利]数字产品的仿真信号查看方法及系统在审
申请号: | 201911243071.3 | 申请日: | 2019-12-06 |
公开(公告)号: | CN110765716A | 公开(公告)日: | 2020-02-07 |
发明(设计)人: | 林铠鹏;李艳荣;白耿 | 申请(专利权)人: | 国微集团(深圳)有限公司 |
主分类号: | G06F30/331 | 分类号: | G06F30/331 |
代理公司: | 44247 深圳市康弘知识产权代理有限公司 | 代理人: | 尹彦 |
地址: | 518000 广东省深圳市南山区粤*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数字产品 内部状态数据 时钟周期 外部端口 状态数据 仿真数据 时间点 回溯 记录 读取 软件仿真器 时间点记录 仿真系统 仿真信号 启动软件 时间读取 实时读取 仿真器 存储 载入 | ||
1.一种数字产品的仿真信号查看方法,其特征在于,包括
对数字产品进行FPGA仿真时,实时读取数字产品的所有外部端口的状态数据并记录,同时,每间隔一段时间读取一次数字产品的全部内部状态数据并记录;
仿真完成后,当需要回溯查看数字产品的某个时钟周期的数据时,在记录的仿真数据中,读取此时钟周期前的最后一个时间点存储的数字产品的内部状态数据和所述时间点的外部端口状态数据;
将数字产品载入到软件仿真器中,并把所述时间点记录的外部端口状态数据和内部状态数据设置为数字产品的初始状态,启动软件仿真器并运行到需要查看的时钟周期。
2.如权利要求1所述的数字产品的仿真信号查看方法,其特征在于,对数字产品的外部端口状态数据和内部状态数据进行记录时,将数字产品的外部端口数据和内部状态数据以时钟周期序号作为时间戳保存为有序的结构化数据。
3.如权利要求1所述的数字产品的仿真信号查看方法,其特征在于,采用静态探针探测方法读取数字产品的所有的外部端口状态数据。
4.如权利要求1所述的数字产品的仿真信号查看方法,其特征在于,采用动态探针探测方法读取数字产品的全部内部状态数据。
5.如权利要求1所述的数字产品的仿真信号查看方法,其特征在于,每间隔一段时间读取一次数字产品的全部内部状态数据时,每次的间隔时间相同。
6.如权利要求5所述的数字产品的仿真信号查看方法,其特征在于,每次的间隔时间为1百万个时钟周期。
7.如权利要求1所述的数字产品的仿真信号查看方法,其特征在于,每间隔一段时间读取一次数字产品的全部内部状态数据时,每次的间隔时间不同。
8.一种数字产品的仿真系统,其特征在于,包括FPGA、软件仿真器、控制器、软件仿真器和存储设备,
所述FPGA,用于装载数字产品并进行仿真验证;
所述软件仿真器,用于通过软件模拟的方式对数字产品进行仿真验证;
所述控制器,用于在所述数字产品进行FPGA仿真时,实时读取数字产品的所有外部端口的状态数据,并且每间隔一段时间读取一次数字产品的全部内部状态数据;
所述存储设备,用于存储控制器读取的仿真数据;
在仿真完成后,当需要回溯查看数字产品的某个时钟周期的数据时,所述控制器在所述存储设备记录的仿真数据中,读取此时钟周期前的最后一个时间点记录的数字产品的内部状态数据和所述时间点的外部端口状态数据,然后将数字产品载入到软件仿真器中,并把所述时间点记录的外部端口状态数据和内部状态数据设置为数字产品的初始状态,启动软件仿真器并运行到需要查看的时钟周期。
9.如权利要求1所述的数字产品的仿真系统,其特征在于,所述控制器读取数字产品的外部端口状态数据和内部状态数据后,将数字产品的外部端口数据和内部状态数据以时钟周期序号作为时间戳处理为有序的结构化数据并保存在所述存储设备中。
10.如权利要求1所述的数字产品的仿真系统,其特征在于,所述控制器采用静态探针探测方法读取数字产品的所有的外部端口状态数据,采用动态探针探测方法读取数字产品的全部内部状态数据。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于国微集团(深圳)有限公司,未经国微集团(深圳)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911243071.3/1.html,转载请声明来源钻瓜专利网。