[发明专利]低阻抗显示器有效
申请号: | 201911246401.4 | 申请日: | 2019-12-06 |
公开(公告)号: | CN111312139B | 公开(公告)日: | 2022-06-28 |
发明(设计)人: | 林志隆;陈福星;陈力荣;张瑞宏;陈柏澍;许志丞;白承丘 | 申请(专利权)人: | 友达光电股份有限公司;林志隆 |
主分类号: | G09G3/20 | 分类号: | G09G3/20 |
代理公司: | 北京市立康律师事务所 11805 | 代理人: | 梁挥;孟超 |
地址: | 中国台湾新竹科*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 阻抗 显示器 | ||
1.一种低阻抗显示器,其特征在于,包含:
一第一像素群组,包含一第一像素和一第二像素;
一第二像素群组,包含一第三像素和一第四像素,其中该第一像素群组和该第二像素群组自一数据线接收一数据信号;以及
一第一多工驱动线,耦接于该第一像素和该第三像素,用于接收一第一多工信号;
其中该第一多工驱动线用于控制该第一像素和该第二像素依序接收该数据信号,以及控制该第三像素和该第四像素依序接收该数据信号。
2.如权利要求1所述的低阻抗显示器,其特征在于,另包含:
一第一水平驱动线,耦接于该第一像素和该第二像素,用于接收一第一控制信号;以及
一第二水平驱动线,耦接于该第三像素和该第四像素,用于接收一第二控制信号;
其中,该第一控制信号先于该第二控制信号致能。
3.如权利要求2所述的低阻抗显示器,其特征在于,其中,该第一像素包含:
一第一开关,包含一第一端、一第二端和一控制端,其中该第一开关的该第一端耦接于该数据线,该第一开关的该第二端耦接于一第一节点,该第一开关的该控制端耦接于该第一多工驱动线;
一第二开关,包含一第一端、一第二端和一控制端,其中该第二开关的该第一端耦接于该第一节点,该第二开关的该控制端耦接于该第一水平驱动线;以及
一第一电容,耦接于该第二开关的该第二端;
其中,该第二像素包含:
一第三开关,包含一第一端、一第二端和一控制端,该第三开关的该第一端耦接于一第二节点,该第三开关的该第二端耦接于该数据线,该第三开关的该控制端耦接于该第一水平驱动线;
一第四开关,包含一第一端、一第二端和一控制端,该第四开关的该第二端耦接于该第二节点,该第四开关的该控制端耦接于该第一水平驱动线;以及
一第二电容,耦接于该第四开关的该第一端。
4.如权利要求2所述的低阻抗显示器,其特征在于,其中,于一第一时段中,该第一控制信号和该第二控制信号皆为一致能电位,
于一第二时段中,该第一控制信号为一禁能电位,该第二控制信号为该致能电位,
该第一多工信号于该第一时段和该第二时段的每一者中,先为该致能电位,然后切换至该禁能电位。
5.一种低阻抗显示器,其特征在于,包含:
一第一像素群组,包含一第一像素、一第二像素和一第三像素;
一第二像素群组,包含一第四像素、一第五像素和一第六像素,其中该第一像素群组和该第二像素群组自一数据线接收一数据信号;
一第一多工驱动线,耦接于该第三像素,用于接收一第一多工信号;
一第二多工驱动线,耦接于该第一像素和该第六像素,用于接收一第二多工信号;以及
一第三多工驱动线,耦接于该第四像素,用于接收一第三多工信号;
其中,该些多工信号依据该第一多工信号、该第二多工信号以及该第三多工信号的顺序依序致能,且该第一多工信号和该第二多工信号的致能时间不互相重叠,该第二多工信号和该第三多工信号的致能时间不互相重叠。
6.如权利要求5所述的低阻抗显示器,其特征在于,另包含:
一第一水平驱动线,耦接于该第一像素和该第二像素,用于接收一第一控制信号;
一第二水平驱动线,耦接于该第三像素、该第四像素和该第五像素,用于接收一第二控制信号;以及
一第三水平驱动线,耦接于该第六像素,用于接收一第三控制信号;
其中,该些控制信号依据该第一控制信号、该第二控制信号以及该第三控制信号的顺序依序致能。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于友达光电股份有限公司;林志隆,未经友达光电股份有限公司;林志隆许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911246401.4/1.html,转载请声明来源钻瓜专利网。