[发明专利]一种多通信接口中断的综合处理系统在审
申请号: | 201911258198.2 | 申请日: | 2019-12-10 |
公开(公告)号: | CN111078605A | 公开(公告)日: | 2020-04-28 |
发明(设计)人: | 林益锋;何浩;杨健;张晓澈;阮忠园;蒋凯 | 申请(专利权)人: | 上海航天控制技术研究所 |
主分类号: | G06F13/24 | 分类号: | G06F13/24 |
代理公司: | 上海航天局专利中心 31107 | 代理人: | 圣冬冬 |
地址: | 201109 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 通信 接口 中断 综合 处理 系统 | ||
1.一种多通信接口中断的综合处理系统,其特征在于,其中:数据处理系统包含主处理器DSP和FPGA,外设包含多个通信接口,通信接口的接收中断和DSP的硬件中断可在线连接,同一个硬件中断可接收多个同时或先后触发的中断。
2.根据权利要求1所述的一种多通信接口中断的综合处理系统,其特征在于,所述主处理器DSP包含4个硬件中断功能;主处理器通过EMIF与FPGA交互数据;FPGA控制11个串行通信接口,1个1553B总线接口。
3.根据权利要求1所述的一种多通信接口中断的综合处理系统,其特征在于,由中断处理模块接收外设的中断输入、发出硬件中断输出;采用4×12矩阵实现输入与输出的连线,行表示硬件输出、列表示接收中断源,连线矩阵元素为1表连接、0表断开,同一行可有多个连接,同一列不允许多个连接;连接矩阵元素值可由DSP设置。
4.根据权利要求1所述的一种多通信接口中断的综合处理系统,其特征在于,外设中断触发后,由中断处理模块将该外设的基地址压入FIFO;多个同时触发的中断按基地址的大小从小到大顺序压入FIFO;多个先后触发的中断按时间顺序压入FIFO;FIFO深度为16;DSP在接收到硬件中断后,首先访问中断处理模块取得外设的基地址,随后根据基地址访问外设并进行相应的处理。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海航天控制技术研究所,未经上海航天控制技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911258198.2/1.html,转载请声明来源钻瓜专利网。